超高频RFID阅读器接收机射频前端电路的研究与设计
摘要 | 第1-4页 |
ABSTRACT | 第4-8页 |
第一章 绪论 | 第8-13页 |
·RFID 市场与发展 | 第8-11页 |
·RFID 收发机设计的基本原则 | 第11-12页 |
·论文结构安排 | 第12-13页 |
第二章 RFID 接收机系统结构 | 第13-24页 |
·接收机模拟前端系统结构 | 第13-16页 |
·接收机射频前端性能规划 | 第16-23页 |
·天线与路径损耗 | 第16-19页 |
·系统参数 | 第19-20页 |
·噪声系数 | 第20-21页 |
·交调与阻塞 | 第21-22页 |
·增益 | 第22-23页 |
·系统结构设计 | 第23-24页 |
第三章 混频器 | 第24-34页 |
·基础理论 | 第24-28页 |
·转换增益 | 第24页 |
·噪声系数 | 第24-25页 |
·线性度 | 第25-27页 |
·隔离度 | 第27-28页 |
·其他指标 | 第28页 |
·电路设计 | 第28-30页 |
·芯片仿真测试 | 第30-34页 |
第四章 晶体振荡器 | 第34-46页 |
·振荡基本条件 | 第34-35页 |
·晶体特性 | 第35-36页 |
·晶体振荡器基本结构及概念 | 第36-39页 |
·损耗的影响 | 第39-41页 |
·非线性分析 | 第41-42页 |
·参数计算 | 第42-43页 |
·电路设计 | 第43-45页 |
·测试结果 | 第45-46页 |
第五章 频率综合器 | 第46-76页 |
·基本概念 | 第46-47页 |
·频率范围 | 第46页 |
·频率精度 | 第46页 |
·频谱纯度 | 第46-47页 |
·锁定时间 | 第47页 |
·工作原理 | 第47-49页 |
·相位噪声分析 | 第49-51页 |
·锁定过程 | 第51-52页 |
·ΣΔ小数分频 PLL 频率综合器 | 第52-57页 |
·整体结构及性能 | 第52-55页 |
·数字ΣΔ调制器 | 第55页 |
·MASH 1-1-1 ΣΔ调制器 | 第55-56页 |
·Single-Loop ΣΔ调制器 | 第56-57页 |
·900MHz ΣΔ频率综合器系统参数计算 | 第57-59页 |
·电路设计 | 第59-74页 |
·鉴频鉴相器及电荷泵设计 | 第59-62页 |
·环路滤波器 | 第62-63页 |
·7/8 预分频 | 第63-65页 |
·压控振荡器 | 第65-68页 |
·选带电路 | 第68-70页 |
·Single-Loop ΣΔ调制器的实现 | 第70-74页 |
·整体仿真结果 | 第74-76页 |
第六章 总结 | 第76-79页 |
·工作总结 | 第76-77页 |
·展望 | 第77-79页 |
参考文献 | 第79-81页 |
发表论文和参加科研情况说明 | 第81-82页 |
致谢 | 第82页 |