高分辩率CCD硬件系统的设计与研究
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 1 绪论 | 第10-15页 |
| ·课题背景及意义 | 第10-11页 |
| ·国内外研究现状 | 第11-12页 |
| ·国外研究现状 | 第11-12页 |
| ·国内研究现状 | 第12页 |
| ·研究内容与章节安排 | 第12-14页 |
| ·研究内容 | 第12-13页 |
| ·章节安排 | 第13-14页 |
| ·本章小结 | 第14-15页 |
| 2 高分辨CCD硬件系统总体方案设计 | 第15-27页 |
| ·系统需求分析 | 第15页 |
| ·高分辨率CCD硬件系统采集图像的工作原理 | 第15-16页 |
| ·图像采集方案选择 | 第16-19页 |
| ·基于FPGA的图像采集系统 | 第16-17页 |
| ·基于ARM的图像采集方案 | 第17-18页 |
| ·基于DSP技术的图像采集方案 | 第18-19页 |
| ·系统采集方案确定 | 第19页 |
| ·高分辨率CCD硬件系统方案设计 | 第19-20页 |
| ·CCD芯片选型 | 第20-25页 |
| ·ICX409AK性能和结构分析 | 第21-23页 |
| ·ICX409AK时序分析 | 第23-24页 |
| ·ICX409Ak的光谱响应特性 | 第24-25页 |
| ·彩色CCD工作原理 | 第25-26页 |
| ·本章小结 | 第26-27页 |
| 3 驱动及视频信号处理单元的硬件设计 | 第27-41页 |
| ·驱动单元的硬件设计 | 第27-35页 |
| ·面阵CCD驱动方法 | 第27-28页 |
| ·ICX409AK驱动芯片的选择 | 第28-29页 |
| ·EEPROM存储电路设计 | 第29-31页 |
| ·时钟电路设计 | 第31-32页 |
| ·基于CXD3172AR的驱动电路组成原理 | 第32-35页 |
| ·视频信号处理单元的硬件设计 | 第35-40页 |
| ·CCD视频信号噪声的特点 | 第35-36页 |
| ·双相关采样原理 | 第36-38页 |
| ·基于视频处理芯片的电路设计 | 第38-40页 |
| ·本章小结 | 第40-41页 |
| 4 外同步单元的硬件设计 | 第41-49页 |
| ·电视扫描原理 | 第41-42页 |
| ·同步方式的研究 | 第42页 |
| ·外同步信号的获取 | 第42-43页 |
| ·锁相环电路原理 | 第43-45页 |
| ·外同步模式的选择 | 第45-46页 |
| ·外同步模式的描述 | 第45-46页 |
| ·用于设置外同步模式的参数 | 第46页 |
| ·外同步单元电路设计 | 第46-48页 |
| ·外同步电路设计 | 第46-47页 |
| ·LM1881电路设计 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 5 数字格式输出的研究 | 第49-53页 |
| ·数字传输接口标准 | 第49-51页 |
| ·YUV信号转RGB信号 | 第51页 |
| ·本章小结 | 第51-53页 |
| 6 电源及PCB设计 | 第53-57页 |
| ·电源设计 | 第53-54页 |
| ·PCB设计 | 第54-56页 |
| ·本章小结 | 第56-57页 |
| 7 实验及结果分析 | 第57-65页 |
| ·驱动验证 | 第57-59页 |
| ·垂直驱动 | 第57-58页 |
| ·水平驱动 | 第58-59页 |
| ·外同步功能的验证 | 第59-60页 |
| ·CCD输出信号验证 | 第60-61页 |
| ·测试分辨率 | 第61-64页 |
| ·测试条件 | 第61-62页 |
| ·测试结果分析 | 第62-64页 |
| ·本章小结 | 第64-65页 |
| 8 结论与展望 | 第65-68页 |
| ·结论 | 第65页 |
| ·展望 | 第65-68页 |
| 参考文献 | 第68-71页 |
| 攻读硕士学位期间发表的论文 | 第71-72页 |
| 致谢 | 第72-74页 |