数字通信信号解调技术的研究与FPGA实现
| 摘要 | 第1-7页 |
| Abstract | 第7-11页 |
| 第1章 绪论 | 第11-15页 |
| ·研究背景 | 第11-12页 |
| ·国内外现状与趋势 | 第12-14页 |
| ·数字解调技术的发展状况 | 第12-13页 |
| ·FPGA器件的发展概况 | 第13-14页 |
| ·本文的主要工作 | 第14-15页 |
| 第2章 解调技术理论与FPGA设计基础 | 第15-27页 |
| ·数字调制信号及解调原理 | 第15-18页 |
| ·数字调制信号 | 第15-17页 |
| ·解调原理 | 第17-18页 |
| ·数字信号处理基础 | 第18-23页 |
| ·FIR数字滤波器 | 第18-21页 |
| ·数控振荡器(NCO) | 第21页 |
| ·全数字锁相环(ADPLL) | 第21-23页 |
| ·FPGA设计的基本问题 | 第23-26页 |
| ·数据的表示 | 第23-24页 |
| ·有限字长效应 | 第24-25页 |
| ·时钟与时序 | 第25-26页 |
| ·本章小结 | 第26-27页 |
| 第3章 非相干解调技术的研究与FPGA实现 | 第27-42页 |
| ·基于数学算法的非相干解调 | 第27-39页 |
| ·2ASK信号非相干解调器的设计与实现 | 第27-31页 |
| ·2FSK信号非相干解调器的设计与实现 | 第31-33页 |
| ·BPSK信号非相干解调器的设计与实现 | 第33-35页 |
| ·QDPSK信号非相干解调器的设计与实现 | 第35-39页 |
| ·基于时域测量的非相干解调 | 第39-41页 |
| ·本章小结 | 第41-42页 |
| 第4章 相干解调技术的研究与FPGA实现 | 第42-63页 |
| ·相干解调概述 | 第42-43页 |
| ·载波同步的研究与FPGA实现 | 第43-52页 |
| ·CPAFC鉴频算法 | 第44-45页 |
| ·Costas同步环 | 第45-49页 |
| ·载波同步的FPGA实现 | 第49-52页 |
| ·符号同步的研究与FPGA实现 | 第52-60页 |
| ·定时误差检测 | 第53-54页 |
| ·数字内插器的设计 | 第54-56页 |
| ·内插过程的控制 | 第56-57页 |
| ·符号同步的仿真与FPGA实现 | 第57-60页 |
| ·QPSK信号相干解调器的联合仿真 | 第60-62页 |
| ·本章小结 | 第62-63页 |
| 第5章 接口设计与解调器的硬件实测 | 第63-71页 |
| ·测试平台简介 | 第63页 |
| ·数据接口与界面设计 | 第63-67页 |
| ·解调器与A/D芯片的接口 | 第63-64页 |
| ·解调器与以太网芯片的接口 | 第64-66页 |
| ·上位机端的界面设计 | 第66-67页 |
| ·解调器的硬件测试 | 第67-70页 |
| ·测试环境 | 第67页 |
| ·上位机的测试结果 | 第67-68页 |
| ·SignalTap Ⅱ测试结果 | 第68-70页 |
| ·本章小结 | 第70-71页 |
| 总结与未来的工作 | 第71-72页 |
| 致谢 | 第72-73页 |
| 参考文献 | 第73-77页 |
| 攻读硕士学位期间发表的论文及科研成果 | 第77页 |