火炮对舰载光电跟踪仪瞄准线的扰动及解决方法
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 1 绪论 | 第8-13页 |
| ·论文选题的目的和意义 | 第8页 |
| ·本选题相关研究方向的历史、现状和发展情况分析 | 第8-11页 |
| ·数据采集系统的发展历程及现状 | 第8-9页 |
| ·基于DSP的数据采集与处理系统构成 | 第9-10页 |
| ·CPLD在多路高速同步数据采集系统中的应用 | 第10-11页 |
| ·论文的内容与创新点 | 第11-13页 |
| 2 火炮智能数据采集器的总体方案设计 | 第13-18页 |
| ·系统总体设计 | 第13-14页 |
| ·系统任务说明 | 第13页 |
| ·系统设计流程 | 第13-14页 |
| ·系统扩展性分析 | 第14页 |
| ·系统技术指标分析 | 第14-17页 |
| ·数据采集系统技术指标 | 第14-16页 |
| ·技术难点及实现途径 | 第16-17页 |
| ·本章小结 | 第17-18页 |
| 3 火炮智能数据采集器的硬件设计 | 第18-44页 |
| ·DSP最小系统设计 | 第18-22页 |
| ·TMS320F2812芯片结构 | 第18-19页 |
| ·电源电路设计 | 第19页 |
| ·复位电路设计 | 第19-20页 |
| ·时钟电路设计 | 第20-21页 |
| ·JTAG电路设计 | 第21-22页 |
| ·DSP外部接口模块设计 | 第22-29页 |
| ·RS422接口设计 | 第22-25页 |
| ·测角模块解码电路设计 | 第25-27页 |
| ·eCAN模块节点通信设计 | 第27-29页 |
| ·上位机通讯接口电路设计 | 第29-35页 |
| ·CPCI总线的特点 | 第30页 |
| ·CPCI总线接口方案选择 | 第30-32页 |
| ·CPCI接口电路设计 | 第32-34页 |
| ·关键技术 | 第34-35页 |
| ·CPLD可编程逻辑器件设计 | 第35-41页 |
| ·CPLD的设计流程和开发工具 | 第35-36页 |
| ·EPM7192S器件性能 | 第36-37页 |
| ·CPLD设计方案的具体实现及仿真时序 | 第37-41页 |
| ·PCB抗干扰设计 | 第41-43页 |
| ·本章小结 | 第43-44页 |
| 4 火炮智能数据采集器的软件设计 | 第44-59页 |
| ·DSP软件开发方法 | 第44-45页 |
| ·DSP软件开发流程简介 | 第44-45页 |
| ·C和汇编语言的混合编程 | 第45页 |
| ·DSP软件模块设计 | 第45-54页 |
| ·系统软件的总体设计 | 第45-47页 |
| ·系统初始化模块设计 | 第47-50页 |
| ·数据采集模块设计 | 第50-54页 |
| ·数据通信模块设计 | 第54页 |
| ·系统上电引导 | 第54-56页 |
| ·系统引导模式介绍 | 第54-55页 |
| ·选择Flash模式引导 | 第55-56页 |
| ·系统驱动程序设计 | 第56-58页 |
| ·驱动程序概述 | 第56页 |
| ·VxWorks下驱动程序的设计 | 第56-57页 |
| ·PCI设备驱动程序的开发 | 第57-58页 |
| ·本章小结 | 第58-59页 |
| 5 系统性能测试 | 第59-66页 |
| ·系统的调试 | 第59-60页 |
| ·系统的硬件调试 | 第59页 |
| ·软件调试与系统联调 | 第59-60页 |
| ·在大系统中应用结果分析 | 第60-63页 |
| ·模拟输入中采集板检测 | 第63-65页 |
| ·本章小结 | 第65-66页 |
| 6 全文总结与展望 | 第66-68页 |
| ·全文总结 | 第66-67页 |
| ·后续研究工作展望 | 第67-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-72页 |