LTE中噪声方差估计算法研究及多核DSP实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-14页 |
| ·LTE系统简介 | 第9-12页 |
| ·什么是LTE | 第10页 |
| ·LTE系统设计指标 | 第10-12页 |
| ·噪声方差算法发展概况 | 第12页 |
| ·论文结构与内容安排 | 第12-14页 |
| 第二章 LTE系统上行关键技术 | 第14-32页 |
| ·LTE系统帧结构与导频 | 第14-17页 |
| ·TDD帧结构 | 第14-15页 |
| ·上行参考信号设计 | 第15-17页 |
| ·上行多址技术 | 第17-18页 |
| ·上行接收关键技术 | 第18-31页 |
| ·自动增益控制 | 第19-20页 |
| ·解资源映射 | 第20-23页 |
| ·信道估计 | 第23-25页 |
| ·频域均衡 | 第25-27页 |
| ·解调 | 第27-29页 |
| ·自适应调制编码 | 第29-31页 |
| ·本章总结 | 第31-32页 |
| 第三章 噪声方差算法及其仿真 | 第32-50页 |
| ·M_2M_4噪声方差估计方法 | 第32-33页 |
| ·Boumard噪声方差估计方法 | 第33-35页 |
| ·基于信道估计的噪声方差算法 | 第35-38页 |
| ·基于LS的频域噪声方差估计 | 第35-36页 |
| ·最大似然算法 | 第36-37页 |
| ·最小均方误差算法 | 第37页 |
| ·基于LS的时域噪声方差估计 | 第37-38页 |
| ·噪声方差估计算法总结 | 第38-39页 |
| ·算法性能仿真 | 第39-49页 |
| ·系统结构图 | 第39-40页 |
| ·噪声方差性能仿真 | 第40-41页 |
| ·链路性能仿真 | 第41-49页 |
| ·本章总结 | 第49-50页 |
| 第四章 噪声方差估计的硬件实现 | 第50-65页 |
| ·多核DSP平台 | 第50-54页 |
| ·浮点的定标 | 第54-55页 |
| ·噪声方差估计实现 | 第55-65页 |
| ·结构总图 | 第55-56页 |
| ·顶层接口和信号定义 | 第56-57页 |
| ·IDFT实现 | 第57-65页 |
| 第五章 结束语 | 第65-67页 |
| ·论文工作总结 | 第65页 |
| ·下一步研究方向与展望 | 第65-67页 |
| 致谢 | 第67-68页 |
| 参考文献 | 第68-70页 |
| 在读期间发表论文 | 第70页 |