致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-10页 |
1 绪论 | 第10-14页 |
·研究背景 | 第10-11页 |
·比较器的研究现状以及研究意义 | 第11-13页 |
·本课题所采用的工艺 | 第13页 |
·本课题的任务 | 第13-14页 |
2 数模转换理论 | 第14-36页 |
·ADC基础理论 | 第14-19页 |
·ADC概述 | 第14-15页 |
·ADC性能参数 | 第15-19页 |
·ADC的结构分类及发展概况 | 第19-34页 |
·Flash ADC | 第20-25页 |
·Two-Step ADC | 第25-26页 |
·Pipeline ADC | 第26-28页 |
·SAR ADC | 第28-29页 |
·Sigma-Delta ADC | 第29-33页 |
·Interleaved ADC | 第33-34页 |
·ADC的总结及展望 | 第34-36页 |
3 比较器的基本理论 | 第36-48页 |
·比较器电路简介 | 第36-37页 |
·比较器的性能指标及分析方法 | 第37-39页 |
·比较器的静态特性 | 第37-38页 |
·比较器的动态特性 | 第38-39页 |
·比较器的结构分类 | 第39-43页 |
·开环比较器(open-loop comparators) | 第40-41页 |
·再生比较器结构(Regenerative Comparators) | 第41-43页 |
·高速比较器 | 第43页 |
·比较器的失调电压补偿 | 第43-47页 |
·单端输出比较器 | 第43-44页 |
·IOS和OOS两种结构的全差分比较器 | 第44-47页 |
·本章小结 | 第47-48页 |
4 低功耗动态比较器的实现 | 第48-60页 |
·比较器的设计要求和设计思想 | 第48-50页 |
·比较器的设计要求 | 第48页 |
·设计思路以及电路选择 | 第48-50页 |
·比较器的整体结构 | 第50-52页 |
·比较器的部分模块结构 | 第52-59页 |
·前置预放大器(包含偏置电路) | 第52-55页 |
·正反馈锁存器 | 第55-56页 |
·输出级 | 第56-57页 |
·开关电路 | 第57-59页 |
·本章小结 | 第59-60页 |
5 低功耗动态比较器的仿真分析 | 第60-78页 |
·前置预放大器的仿真分析 | 第60-62页 |
·Regenerative Latch的仿真 | 第62-63页 |
·开关电路的功能仿真分析 | 第63-64页 |
·动态比较器的功能仿真分析 | 第64-67页 |
·比较器的整体仿真分析 | 第67-71页 |
·整体比较器失调消除仿真 | 第67-69页 |
·整体比较器功耗仿真 | 第69-71页 |
·版图设计以及后仿真分析 | 第71-76页 |
·前置预放大器电路版图设计 | 第71-72页 |
·正反馈锁存器电路与输出级电路版图设计 | 第72-73页 |
·开关电路版图设计 | 第73-74页 |
·低功耗动态比较器的版图设计 | 第74-76页 |
·动态低功耗的后仿真分析 | 第76页 |
·本章小结 | 第76-78页 |
6 结论 | 第78-79页 |
参考文献 | 第79-82页 |
附录 A | 第82-86页 |
作者简历 | 第86-88页 |
学位论文数据集 | 第88页 |