MPSoC互连网络功耗模型及其应用
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-15页 |
·引言 | 第9-10页 |
·片上多核芯片研究状况 | 第10-12页 |
·本文的研究背景和结构安排 | 第12-15页 |
第二章 数字CMOS 电路功耗分析 | 第15-21页 |
·CMOS 电路动态功耗 | 第15-17页 |
·CMOS 电路静态功耗 | 第17-19页 |
·本章小结 | 第19-21页 |
第三章 MPSoC 互连网络功耗模型 | 第21-35页 |
·片上网络体系结构简介 | 第21-23页 |
·网络拓扑结构 | 第21-22页 |
·片上网络资源 | 第22页 |
·交换节点 | 第22-23页 |
·MPSoC 芯片功耗分析 | 第23-24页 |
·MPSoC 互连网络功耗模型 | 第24-34页 |
·交换开关功耗模型 | 第24-30页 |
·链路功耗分析 | 第30-32页 |
·时钟树功耗模型 | 第32-34页 |
·本章小结 | 第34-35页 |
第四章 功耗优化的MPSoC 任务映射 | 第35-41页 |
·MPSoC 功耗优化概述 | 第35-36页 |
·片上网络体系结构的应用映射 | 第36-37页 |
·功耗优化的片上网络映射问题的形式化描述 | 第37-39页 |
·本章小结 | 第39-41页 |
第五章 MPSoC 互连网络功耗仿真与分析 | 第41-55页 |
·OPNEC-SIM 仿真平台介绍 | 第41-42页 |
·OPNEC-SIM 功耗仿真原理 | 第42-44页 |
·片上网络性能参数定义 | 第44-45页 |
·仿真示例及结果分析 | 第45-52页 |
·Mesh 和Torus 互连网络功耗性能仿真 | 第45-48页 |
·功耗优化的片上网络任务映射应用 | 第48-52页 |
·本章小结 | 第52-55页 |
结束语 | 第55-57页 |
致谢 | 第57-59页 |
参考文献 | 第59-63页 |
作者在读期间的研究成果 | 第63-64页 |