首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

MPSoC互连网络功耗模型及其应用

摘要第1-6页
Abstract第6-9页
第一章 绪论第9-15页
   ·引言第9-10页
   ·片上多核芯片研究状况第10-12页
   ·本文的研究背景和结构安排第12-15页
第二章 数字CMOS 电路功耗分析第15-21页
   ·CMOS 电路动态功耗第15-17页
   ·CMOS 电路静态功耗第17-19页
   ·本章小结第19-21页
第三章 MPSoC 互连网络功耗模型第21-35页
   ·片上网络体系结构简介第21-23页
     ·网络拓扑结构第21-22页
     ·片上网络资源第22页
     ·交换节点第22-23页
   ·MPSoC 芯片功耗分析第23-24页
   ·MPSoC 互连网络功耗模型第24-34页
     ·交换开关功耗模型第24-30页
     ·链路功耗分析第30-32页
     ·时钟树功耗模型第32-34页
   ·本章小结第34-35页
第四章 功耗优化的MPSoC 任务映射第35-41页
   ·MPSoC 功耗优化概述第35-36页
   ·片上网络体系结构的应用映射第36-37页
   ·功耗优化的片上网络映射问题的形式化描述第37-39页
   ·本章小结第39-41页
第五章 MPSoC 互连网络功耗仿真与分析第41-55页
   ·OPNEC-SIM 仿真平台介绍第41-42页
   ·OPNEC-SIM 功耗仿真原理第42-44页
   ·片上网络性能参数定义第44-45页
   ·仿真示例及结果分析第45-52页
     ·Mesh 和Torus 互连网络功耗性能仿真第45-48页
     ·功耗优化的片上网络任务映射应用第48-52页
   ·本章小结第52-55页
结束语第55-57页
致谢第57-59页
参考文献第59-63页
作者在读期间的研究成果第63-64页

论文共64页,点击 下载论文
上一篇:GaN耿氏二极管及振荡器设计
下一篇:纳秒脉冲压缩装置设计及实验研究