高密度光盘Viterbi译码器的FPGA设计与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
1 绪论 | 第8-13页 |
·课题研究的背景、目的和意义 | 第8页 |
·光盘通道的概述 | 第8-10页 |
·Viterbi 算法研究现状 | 第10-12页 |
·本文主要研究工作 | 第12-13页 |
2 PRML 技术和 Viterbi 算法 | 第13-22页 |
·PRML 技术的基本原理 | 第13-14页 |
·Viterbi 算法的概述 | 第14-21页 |
·本章小结 | 第21-22页 |
3 Viterbi 译码器的设计 | 第22-32页 |
·高密度光盘通道的部分响应目标的选择 | 第22-25页 |
·Viterbi 算法在高密度光盘通道中的应用 | 第25-31页 |
·本章小结 | 第31-32页 |
4 Viterbi 译码器的 FPGA 实现 | 第32-45页 |
·FPGA 技术 | 第32-34页 |
·Viterbi 译码器的总体结构 | 第34-36页 |
·分支度量计算模块的实现和仿真 | 第36-37页 |
·加比选模块的实现和仿真 | 第37-40页 |
·幸存路径存储管理模块的实现和仿真 | 第40-42页 |
·决策输出模块的实现和仿真 | 第42-44页 |
·本章小结 | 第44-45页 |
5 Viterbi 译码器的测试 | 第45-52页 |
·软件仿真 | 第45-48页 |
·实际测试 | 第48-51页 |
·本章小结 | 第51-52页 |
6 全文总结 | 第52-54页 |
·总结 | 第52页 |
·需要改进的工作 | 第52-54页 |
致谢 | 第54-55页 |
参考文献 | 第55-58页 |
附录1 攻读学位期间取得的科研成果 | 第58页 |