首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--计算机的应用论文--信息处理(信息加工)论文--模式识别与装置论文

基于Nios嵌入式处理器的JPEG2000算法实现

摘要第1-4页
ABSTRACT第4-5页
目录第5-7页
第一章 绪论第7-11页
   ·引言第7-8页
   ·嵌入式发展趋势第8-9页
   ·JPEG2000产生的背景及意义第9页
   ·课题的研究意义第9-10页
   ·本文结构安排第10-11页
第二章 JPEG2000标准介绍第11-26页
   ·JPEG2000标准的特征第11-13页
   ·JPEG2000标准的组成第13-14页
   ·JPEG2000编解码流程第14-26页
     ·预处理第15-16页
       ·图像分片第15页
       ·DC电平位移第15页
       ·分量变换第15-16页
     ·小波变换第16-17页
     ·EBCOT编码第17-26页
       ·Tier1编码第19-25页
       ·Tier2编码第25-26页
第三章 小波变换算法分析第26-37页
   ·小波分析简介第26-27页
   ·连续小波变换第27-28页
   ·离散小波变换第28-29页
   ·多分辨率分析第29-30页
   ·离散小波变换的快速算法第30-34页
     ·Mallat算法第30-32页
     ·小波提升算法第32-34页
   ·JPEG2000中应用的两种小波提升滤波器第34-37页
第四章 基于NIOSⅡ软核处理器的SOPC系统设计第37-44页
   ·FPGA及SOPC介绍第37-38页
   ·NIOSⅡ处理器简介第38-40页
     ·Nios CPU第38-39页
     ·Nios处理器同外部设备的接口——Avalon总线第39-40页
   ·NIOSⅡ系统外围设备第40-42页
   ·开发环境介绍第42-44页
     ·QuartusⅡ第42-43页
     ·SOPCBuilder第43页
     ·NiosⅡIDE第43-44页
第五章 系统的硬件设计及优化第44-64页
   ·系统的整体设计第44-45页
   ·提升格式小波变换硬件设计第45-50页
     ·基于提升的一维5/3整数小波滤波器设计第45-48页
     ·基于提升的一维7/9浮点小波滤波器设计第48-49页
     ·5/3和7/9滤波器共用结构设计第49-50页
     ·二维小波变换硬件结构第50页
   ·JPEG2000的嵌入式位平面编码硬件设计第50-52页
   ·MQ编码器的硬件设计第52-53页
   ·T2编码器硬件结构第53-54页
   ·基于NIOS嵌入式处理器的设计及优化第54-64页
     ·NiosⅡ处理器及外围电路的添加与设置第55-60页
     ·系统软件设计第60-64页
第六章 仿真第64-66页
第七章 结束语第66-67页
参考文献第67-68页
研究生阶段所发表的论文第68-69页
致谢第69-70页

论文共70页,点击 下载论文
上一篇:零件剩余疲劳寿命预测方法与产品可再制造性评估研究
下一篇:基于密度泛函理论的钛酸锶电子结构及属性研究