| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-11页 |
| ·引言 | 第7-8页 |
| ·嵌入式发展趋势 | 第8-9页 |
| ·JPEG2000产生的背景及意义 | 第9页 |
| ·课题的研究意义 | 第9-10页 |
| ·本文结构安排 | 第10-11页 |
| 第二章 JPEG2000标准介绍 | 第11-26页 |
| ·JPEG2000标准的特征 | 第11-13页 |
| ·JPEG2000标准的组成 | 第13-14页 |
| ·JPEG2000编解码流程 | 第14-26页 |
| ·预处理 | 第15-16页 |
| ·图像分片 | 第15页 |
| ·DC电平位移 | 第15页 |
| ·分量变换 | 第15-16页 |
| ·小波变换 | 第16-17页 |
| ·EBCOT编码 | 第17-26页 |
| ·Tier1编码 | 第19-25页 |
| ·Tier2编码 | 第25-26页 |
| 第三章 小波变换算法分析 | 第26-37页 |
| ·小波分析简介 | 第26-27页 |
| ·连续小波变换 | 第27-28页 |
| ·离散小波变换 | 第28-29页 |
| ·多分辨率分析 | 第29-30页 |
| ·离散小波变换的快速算法 | 第30-34页 |
| ·Mallat算法 | 第30-32页 |
| ·小波提升算法 | 第32-34页 |
| ·JPEG2000中应用的两种小波提升滤波器 | 第34-37页 |
| 第四章 基于NIOSⅡ软核处理器的SOPC系统设计 | 第37-44页 |
| ·FPGA及SOPC介绍 | 第37-38页 |
| ·NIOSⅡ处理器简介 | 第38-40页 |
| ·Nios CPU | 第38-39页 |
| ·Nios处理器同外部设备的接口——Avalon总线 | 第39-40页 |
| ·NIOSⅡ系统外围设备 | 第40-42页 |
| ·开发环境介绍 | 第42-44页 |
| ·QuartusⅡ | 第42-43页 |
| ·SOPCBuilder | 第43页 |
| ·NiosⅡIDE | 第43-44页 |
| 第五章 系统的硬件设计及优化 | 第44-64页 |
| ·系统的整体设计 | 第44-45页 |
| ·提升格式小波变换硬件设计 | 第45-50页 |
| ·基于提升的一维5/3整数小波滤波器设计 | 第45-48页 |
| ·基于提升的一维7/9浮点小波滤波器设计 | 第48-49页 |
| ·5/3和7/9滤波器共用结构设计 | 第49-50页 |
| ·二维小波变换硬件结构 | 第50页 |
| ·JPEG2000的嵌入式位平面编码硬件设计 | 第50-52页 |
| ·MQ编码器的硬件设计 | 第52-53页 |
| ·T2编码器硬件结构 | 第53-54页 |
| ·基于NIOS嵌入式处理器的设计及优化 | 第54-64页 |
| ·NiosⅡ处理器及外围电路的添加与设置 | 第55-60页 |
| ·系统软件设计 | 第60-64页 |
| 第六章 仿真 | 第64-66页 |
| 第七章 结束语 | 第66-67页 |
| 参考文献 | 第67-68页 |
| 研究生阶段所发表的论文 | 第68-69页 |
| 致谢 | 第69-70页 |