首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达设备、雷达站论文--雷达接收设备论文--数据、图像处理及录取论文

基于Virtex-Ⅱ Pro系列FPGA的SAR实时成像处理器中FFT的硬件实现

研究成果声明第1页
关于学位论文使用权的说明第3-4页
摘要第4-5页
Abstract第5-10页
第一章 绪论第10-16页
   ·合成孔径雷达的历史和发展概述第10-11页
   ·SAR实时成像数字处理技术第11-14页
   ·本文的主要内容和贡献第14-16页
第二章 合成孔径雷达成像基本原理及成像算法第16-30页
   ·引言第16页
   ·匹配滤波基本原理第16-18页
   ·距离向分辨率第18-21页
     ·SAR距离向分辨率第18-19页
     ·线性调频信号及其匹配滤波第19-20页
     ·脉冲压缩后距离分辨率讨论第20-21页
   ·方位向分辨率第21-25页
     ·回波信号的多普勒历程及其参数第22-25页
   ·实时成像处理器算法第25-29页
     ·SAR成像算法概述第25页
     ·R-D算法第25-29页
   ·小结第29-30页
第三章 XILINX公司VIRTEX-ⅡPRO系列FPGA及其开发平台第30-36页
   ·XILINX大规模VIRTEX-ⅡPRO系列FPGA及设计流程第30-33页
   ·XILINX ISE7.X开发平台简介第33-35页
   ·MODELSIM仿真软件第35页
   ·小结第35-36页
第四章 基于VIRTEX-ⅡPRO系列FPGA的FFT运算单元设计第36-67页
   ·快速傅立叶变换(FFT)第36-42页
     ·FFT算法原理第36-37页
     ·基-2FFT算法第37-40页
     ·基-4 FFT算法第40-42页
   ·基于VIRTEX-ⅡPRO系列FPGA的FFT运算单元设计第42-65页
     ·蝶形运算单元第43-52页
       ·IEEE浮点标准第44-45页
       ·浮点加减法器第45-48页
       ·浮点乘法器第48-49页
       ·蝶形运算单元实现第49-52页
     ·存储单元第52-54页
     ·地址产生单元第54-62页
       ·输入存储器地址产生器第54-60页
       ·旋转因子存储器地址产生器第60-62页
       ·输出存储器地址产生器第62页
     ·控制单元第62-64页
     ·硬件选择及验证第64-65页
       ·选用VC2VP100的可行性第64页
       ·验证FFT运算单元的正确性第64-65页
   ·方案分析第65-66页
   ·小结第66-67页
第五章 基于VIRTEX-ⅡPRO系列FPGA的SAR实时成像处理器设计第67-87页
   ·概述第67页
   ·SAR系统参数、指标、分析第67-72页
     ·SAR指标要求第67-68页
     ·SAR系统参数第68页
     ·系统理论技术指标分析第68-70页
     ·实时成像处理器的参数计算第70-72页
   ·实时成像处理器实现方案第72-86页
     ·预处理器设计第73-77页
       ·预处理原理第74页
       ·方位向预处理算法及硬件实现第74-76页
       ·可行性分析第76-77页
     ·距离向压缩模块第77-79页
       ·距离向压缩原理第77-78页
       ·硬件实现方案及可行性分析第78-79页
     ·转置存储器第79-83页
       ·转置存储器工作原理第80页
       ·硬件实现方案及可行性分析第80-83页
     ·方位压缩模块第83-86页
       ·方位向压缩原理第83-84页
       ·硬件实现方案及可行性分析第84-86页
   ·小结第86-87页
第六章 结束语第87-89页
   ·论文工作的总结第87页
   ·进一步的研究工作和展望第87-89页
参考文献第89-93页
作者攻读硕士学位期间发表的主要论文第93-94页
致谢第94页

论文共94页,点击 下载论文
上一篇:网络综合测量探针软件系统设计与实现
下一篇:电动汽车TTCAN总线技术研究