| 研究成果声明 | 第1页 |
| 关于学位论文使用权的说明 | 第3-4页 |
| 摘要 | 第4-5页 |
| Abstract | 第5-10页 |
| 第一章 绪论 | 第10-16页 |
| ·合成孔径雷达的历史和发展概述 | 第10-11页 |
| ·SAR实时成像数字处理技术 | 第11-14页 |
| ·本文的主要内容和贡献 | 第14-16页 |
| 第二章 合成孔径雷达成像基本原理及成像算法 | 第16-30页 |
| ·引言 | 第16页 |
| ·匹配滤波基本原理 | 第16-18页 |
| ·距离向分辨率 | 第18-21页 |
| ·SAR距离向分辨率 | 第18-19页 |
| ·线性调频信号及其匹配滤波 | 第19-20页 |
| ·脉冲压缩后距离分辨率讨论 | 第20-21页 |
| ·方位向分辨率 | 第21-25页 |
| ·回波信号的多普勒历程及其参数 | 第22-25页 |
| ·实时成像处理器算法 | 第25-29页 |
| ·SAR成像算法概述 | 第25页 |
| ·R-D算法 | 第25-29页 |
| ·小结 | 第29-30页 |
| 第三章 XILINX公司VIRTEX-ⅡPRO系列FPGA及其开发平台 | 第30-36页 |
| ·XILINX大规模VIRTEX-ⅡPRO系列FPGA及设计流程 | 第30-33页 |
| ·XILINX ISE7.X开发平台简介 | 第33-35页 |
| ·MODELSIM仿真软件 | 第35页 |
| ·小结 | 第35-36页 |
| 第四章 基于VIRTEX-ⅡPRO系列FPGA的FFT运算单元设计 | 第36-67页 |
| ·快速傅立叶变换(FFT) | 第36-42页 |
| ·FFT算法原理 | 第36-37页 |
| ·基-2FFT算法 | 第37-40页 |
| ·基-4 FFT算法 | 第40-42页 |
| ·基于VIRTEX-ⅡPRO系列FPGA的FFT运算单元设计 | 第42-65页 |
| ·蝶形运算单元 | 第43-52页 |
| ·IEEE浮点标准 | 第44-45页 |
| ·浮点加减法器 | 第45-48页 |
| ·浮点乘法器 | 第48-49页 |
| ·蝶形运算单元实现 | 第49-52页 |
| ·存储单元 | 第52-54页 |
| ·地址产生单元 | 第54-62页 |
| ·输入存储器地址产生器 | 第54-60页 |
| ·旋转因子存储器地址产生器 | 第60-62页 |
| ·输出存储器地址产生器 | 第62页 |
| ·控制单元 | 第62-64页 |
| ·硬件选择及验证 | 第64-65页 |
| ·选用VC2VP100的可行性 | 第64页 |
| ·验证FFT运算单元的正确性 | 第64-65页 |
| ·方案分析 | 第65-66页 |
| ·小结 | 第66-67页 |
| 第五章 基于VIRTEX-ⅡPRO系列FPGA的SAR实时成像处理器设计 | 第67-87页 |
| ·概述 | 第67页 |
| ·SAR系统参数、指标、分析 | 第67-72页 |
| ·SAR指标要求 | 第67-68页 |
| ·SAR系统参数 | 第68页 |
| ·系统理论技术指标分析 | 第68-70页 |
| ·实时成像处理器的参数计算 | 第70-72页 |
| ·实时成像处理器实现方案 | 第72-86页 |
| ·预处理器设计 | 第73-77页 |
| ·预处理原理 | 第74页 |
| ·方位向预处理算法及硬件实现 | 第74-76页 |
| ·可行性分析 | 第76-77页 |
| ·距离向压缩模块 | 第77-79页 |
| ·距离向压缩原理 | 第77-78页 |
| ·硬件实现方案及可行性分析 | 第78-79页 |
| ·转置存储器 | 第79-83页 |
| ·转置存储器工作原理 | 第80页 |
| ·硬件实现方案及可行性分析 | 第80-83页 |
| ·方位压缩模块 | 第83-86页 |
| ·方位向压缩原理 | 第83-84页 |
| ·硬件实现方案及可行性分析 | 第84-86页 |
| ·小结 | 第86-87页 |
| 第六章 结束语 | 第87-89页 |
| ·论文工作的总结 | 第87页 |
| ·进一步的研究工作和展望 | 第87-89页 |
| 参考文献 | 第89-93页 |
| 作者攻读硕士学位期间发表的主要论文 | 第93-94页 |
| 致谢 | 第94页 |