| 摘 要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 引言 | 第9-12页 |
| ·研究背景 | 第9页 |
| ·数字接收机产品的现状 | 第9-11页 |
| ·本文的主要工作 | 第11页 |
| ·本文的主要内容及结构 | 第11-12页 |
| 第二章 宽带数字接收机相关理论 | 第12-29页 |
| ·带通信号采样理论 | 第12-13页 |
| ·数字下变频器(DDC) | 第13-14页 |
| ·数控振荡器(NCO)原理及在FPGA 中的实现算法 | 第14-19页 |
| ·查找表法 | 第14-15页 |
| ·CORDIC 算法 | 第15-19页 |
| ·数字滤波器设计原理及在 FPGA 中实现的算法 | 第19-23页 |
| ·数字滤波器设计原理 | 第19-21页 |
| ·DA 算法 | 第21-23页 |
| ·整数倍抽取原理 | 第23-24页 |
| ·AGC 的原理与设计 | 第24-28页 |
| ·本章小结 | 第28-29页 |
| 第三章 宽带数字接收机方案设计 | 第29-48页 |
| ·数字接收机设计 | 第29-30页 |
| ·典型数字接收机结构设计 | 第30-32页 |
| ·典型 DDC 结构的改进 | 第32-37页 |
| ·乘法器后移的高效 DDC 结构 | 第32-33页 |
| ·最小公倍数法的 DDC 结构 | 第33-35页 |
| ·二次混频的高效 DDC 结构 | 第35-36页 |
| ·三种结构的应用范围和性能分析 | 第36-37页 |
| ·二次混频DDC 结构的参数选取及仿真 | 第37-47页 |
| ·ADC 采样速率的选取 | 第37-38页 |
| ·滤波器设计及仿真 | 第38-43页 |
| ·滤波器设计 | 第38-39页 |
| ·基于 CSD 码的 CSE 算法及其改进设计 | 第39-43页 |
| ·NCO 设计及仿真 | 第43-45页 |
| ·DDC 的在FPGA 中实现结构 | 第45-46页 |
| ·AGC 求模模块的仿真 | 第46-47页 |
| ·本章小结 | 第47-48页 |
| 第四章 宽带数字接收机的设计与实现 | 第48-62页 |
| ·系统方案框图及设计思想 | 第48-49页 |
| ·相关器件选择 | 第49-53页 |
| ·ADC 的选取 | 第49-50页 |
| ·FPGA 及其配置芯片 | 第50-53页 |
| ·接收机各模块的程序设计 | 第53-60页 |
| ·电压标准转化模块 | 第53页 |
| ·数据缓冲模块 | 第53-55页 |
| ·数据分路模块 | 第55-56页 |
| ·多相滤波器模块 | 第56-57页 |
| ·第一次混频模块 | 第57页 |
| ·第二次混频模块 | 第57-60页 |
| ·求模模块 | 第60页 |
| ·本章小结 | 第60-62页 |
| 第五章 系统测试结果与分析 | 第62-71页 |
| ·测试方法 | 第62-64页 |
| ·测试结果分析 | 第64-67页 |
| ·系统实物照片 | 第67-70页 |
| ·系统测试结论 | 第70-71页 |
| 第六章 结束语 | 第71-73页 |
| ·结论 | 第71页 |
| ·下一步工作任务 | 第71页 |
| ·未来展望 | 第71-73页 |
| 致谢 | 第73-74页 |
| 参考文献 | 第74-76页 |
| 个人简历 | 第76页 |
| 在学期间的研究成果 | 第76页 |