基于网络处理器的高性能路由器转发面的研究与实现
| 摘要 | 第1-7页 |
| Abstract | 第7-8页 |
| 目录 | 第8-11页 |
| 第1章 绪论 | 第11-16页 |
| ·研究背景与意义 | 第11-12页 |
| ·国内外研究现状 | 第12-13页 |
| ·高性能路由器特性 | 第13页 |
| ·本论文研究内容及章节安排 | 第13-16页 |
| ·本论文研究内容 | 第13-14页 |
| ·本论文章节安排 | 第14-16页 |
| 第2章 网络处理器的研究分析 | 第16-26页 |
| ·网络处理器发展概况 | 第16-18页 |
| ·硬件体系结构 | 第18-24页 |
| ·芯片设备接口 | 第18-19页 |
| ·TOPs | 第19-22页 |
| ·HOST模块 | 第22页 |
| ·TM模块 | 第22-24页 |
| ·软件体系结构 | 第24-25页 |
| ·EZDRIVE功能分析 | 第24-25页 |
| ·转发面微码结构 | 第25页 |
| ·本章小结 | 第25-26页 |
| 第3章 基于NP的路由器转发体系分析 | 第26-32页 |
| ·路由器体系发展历程 | 第26页 |
| ·路由器体系结构分析 | 第26-30页 |
| ·NP与GPP、ASIC | 第27页 |
| ·集中式与分布式 | 第27-28页 |
| ·集中分布式与mesh分布式 | 第28-30页 |
| ·NP+ASIC与FPGA+ASIC+TCAM | 第30页 |
| ·NP体系优势总结 | 第30-31页 |
| ·本章小结 | 第31-32页 |
| 第4章 数据转发面设计与实现 | 第32-56页 |
| ·数据转发面业务分析与提取 | 第32-35页 |
| ·数据转发面业务提取 | 第32-34页 |
| ·数据报文结构 | 第34-35页 |
| ·总体结构设计及数据流程 | 第35-36页 |
| ·关键数据结构设计 | 第36-41页 |
| ·关键表结构设计 | 第36-40页 |
| ·环回报文头结构设计 | 第40-41页 |
| ·跨板报文头结构设计 | 第41页 |
| ·二层业务流程设计 | 第41-45页 |
| ·单播转发业务 | 第41-43页 |
| ·组播转发业务 | 第43-45页 |
| ·泛洪业务 | 第45页 |
| ·三层业务流程设计 | 第45-48页 |
| ·单播业务 | 第45-47页 |
| ·组播业务 | 第47-48页 |
| ·学习业务 | 第48-50页 |
| ·端口镜像 | 第50-51页 |
| ·芯片配置 | 第51-53页 |
| ·TM流控参数计算及配置 | 第51-52页 |
| ·芯片基本工作模式配置 | 第52-53页 |
| ·表项配置与初始化 | 第53页 |
| ·微码示例 | 第53-55页 |
| ·本章小结 | 第55-56页 |
| 第5章 测试结果及分析 | 第56-67页 |
| ·性能估算 | 第56-59页 |
| ·指令开销与性能估算方法 | 第56页 |
| ·查表性能计算方法 | 第56-58页 |
| ·本设计性能计算 | 第58-59页 |
| ·测试方案设计 | 第59-61页 |
| ·功能测试方案 | 第59-60页 |
| ·性能测试方案 | 第60-61页 |
| ·在实验板上的测试结果及分析 | 第61-66页 |
| ·功能测试结果及分析 | 第61-63页 |
| ·性能测试结果及分析 | 第63-66页 |
| ·本章小结 | 第66-67页 |
| 总结与展望 | 第67-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-72页 |
| 攻读硕士学位期间发表的论文及科研成果 | 第72页 |