第一章 引言 | 第1-13页 |
·软件无线电概述 | 第8-9页 |
·中频采样及数字下变频技术 | 第9-13页 |
第二章 数字化中频接收机理论基础 | 第13-23页 |
·信号采样理论 | 第13-16页 |
·Nyquist 采样定理 | 第13-14页 |
·带通信号采样定理 | 第14-16页 |
·数字混频正交变换 | 第16-18页 |
·整数倍抽取及多相滤波结构 | 第18-21页 |
·抽取的多级实现 | 第21-22页 |
·多级实现的必要性 | 第21页 |
·多级设计的指标要求 | 第21-22页 |
·本章小结 | 第22-23页 |
第三章 数字化中频系统方案设计与仿真 | 第23-36页 |
·系统结构 | 第23-25页 |
·采样率的确定 | 第25-26页 |
·NCO 的设计 | 第26-30页 |
·低通滤波和抽取器的设计 | 第30-33页 |
·CIC(Cascaded Integrator-Comb,积分梳状滤波器) | 第30-31页 |
·HB(Half-Band)半带滤波器 | 第31页 |
·本设计所实际使用的抽取方案 | 第31-33页 |
·系统方案仿真 | 第33-35页 |
·本章小结 | 第35-36页 |
第四章 基于 AD6644 的中频数字采集模块设计 | 第36-48页 |
·AD6644 芯片简介及应用 | 第36-39页 |
·AD6644 芯片简介 | 第36-37页 |
·采样时钟电路 | 第37-38页 |
·模拟信号输入 | 第38页 |
·AD6644 的其他应用注意事项 | 第38-39页 |
·ADC 的性能指标 | 第39-47页 |
·ADC 的静态性能指标 | 第39-41页 |
·ADC 的动态性能指标 | 第41-47页 |
·本章小结 | 第47-48页 |
第五章 基于 EP1s20 的数字下变频模块设计 | 第48-67页 |
·FPGA 概述及 STRATIX EP1S20 器件介绍 | 第48-52页 |
·FPGA 概述 | 第48-49页 |
·STRATIX EP1S20 芯片简介 | 第49-52页 |
·下变频处理框图 | 第52-53页 |
·混频的实现 | 第53-56页 |
·NCO 的具体实现 | 第53-55页 |
·混频的具体实现 | 第55-56页 |
·低通滤波器的实现 | 第56-65页 |
·IP 模块简介 | 第56-58页 |
·DspBuilder 软件简介 | 第58-60页 |
·使用DspBuilder 进行滤波器设计 | 第60-65页 |
·整个设计资源占用情况 | 第65-66页 |
·本章小结 | 第66-67页 |
第六章 系统测试及结果 | 第67-75页 |
·系统设计结果 | 第67-68页 |
·数字中频采样单元性能的测试 | 第68-70页 |
·测试条件 | 第68-70页 |
·测试结果及分析 | 第70页 |
·对整个数字中频系统的性能测试 | 第70-74页 |
·测试条件 | 第70-71页 |
·动态范围测试 | 第71-72页 |
·系统幅度一致性和相位正交性的测试方法和测试结果 | 第72-74页 |
·本章小结 | 第74-75页 |
全文总结 | 第75-76页 |
附录一 使用 DspBuilder 进行滤波器设计 | 第76-77页 |
附录二 实物图片 | 第77-79页 |
参考文献 | 第79-80页 |
致谢 | 第80-81页 |
个人简历 | 第81页 |