摘要 | 第1-5页 |
ABSTRACT | 第5-12页 |
第一章 绪论 | 第12-21页 |
·多媒体信息处理硬件实现方法概述 | 第12-14页 |
·多媒体信息处理电路国内外研究现状 | 第14-19页 |
·国外研究现状 | 第14-18页 |
·国内研究现状 | 第18-19页 |
·本论文内容及章节安排 | 第19-21页 |
第二章 常用多媒体信息处理算法分析 | 第21-31页 |
·多媒体信息处理的特点 | 第21-22页 |
·常用多媒体信息处理算法特点分析和算子映射 | 第22-29页 |
·FFT 算法分析 | 第22-25页 |
·FIR/IIR 算法分析 | 第25-27页 |
·DCT/IDCT 算法分析 | 第27-28页 |
·Dot Product 运算分析 | 第28-29页 |
·面向多媒体信息处理应用的细胞电路的特点 | 第29-30页 |
·本章小结 | 第30-31页 |
第三章 面向多媒体信息处理的阵列电路及其细胞电路设计 | 第31-57页 |
·FPMACA 阵列电路的体系结构和工作原理 | 第31-34页 |
·FPMACA 的体系结构 | 第31-32页 |
·FPMACA 阵列电路的工作原理 | 第32-34页 |
·算子级细胞电路PMAC 设计 | 第34-40页 |
·算子级细胞电路PMAC 的方案设计 | 第34-35页 |
·可重构细胞电路PMAC 的功能特点 | 第35-37页 |
·细胞电路PMAC 的组态 | 第37-40页 |
·算子级细胞电路PMAC 的主要模块设计 | 第40-47页 |
·可重构加/减法器电路设计 | 第40-44页 |
·数据匹配电路(Matching)设计 | 第44-45页 |
·数据定标(Scaling)寄存电路设计 | 第45-46页 |
·工作组态配置存储器 | 第46-47页 |
·可重构BOOTH 乘法器电路设计 | 第47-56页 |
·BOOTH 乘法器概述 | 第47-48页 |
·BOOTH 编码器和可重构部分积生成单元设计 | 第48-52页 |
·BOOTH 乘法器的部分积符号修正 | 第52-54页 |
·可重构部分积压缩单元和最终加法器设计 | 第54-56页 |
·本章小结 | 第56-57页 |
第四章 仿真结果与应用实例 | 第57-75页 |
·电路验证平台和设计流程 | 第57-58页 |
·PMAC 细胞电路及其主要模块仿真分析 | 第58-70页 |
·可重构加法器电路仿真分析 | 第58-59页 |
·数据匹配电路仿真分析 | 第59-60页 |
·工作组态配置存储器仿真分析 | 第60-61页 |
·可重构乘法器仿真分析 | 第61-67页 |
·PMAC 细胞电路仿真分析 | 第67-70页 |
·应用实例 | 第70-74页 |
·FFT 蝶形运算在阵列电路上的实现 | 第70-72页 |
·四阶FIR 滤波器在阵列电路上的实现 | 第72-74页 |
·本章小结 | 第74-75页 |
第五章 总结与展望 | 第75-77页 |
·主要研究工作总结 | 第75-76页 |
·存在问题和对课题的建议 | 第76-77页 |
参考文献 | 第77-82页 |
致谢 | 第82-83页 |
在学期间的研究成果及发表的学术论文 | 第83页 |