| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| ·DMR 数字集群专用通信系统的概况与发展现状 | 第7-8页 |
| ·项目的来源及主要任务 | 第8页 |
| ·论文的结构安排 | 第8-9页 |
| 第二章 锁相环频率合成器的基本原理与分析 | 第9-15页 |
| ·锁相环的基本工作原理 | 第9-10页 |
| ·锁相频率合成器 | 第10-15页 |
| ·锁相频率合成器基本原理 | 第10-11页 |
| ·电荷泵鉴频鉴相器和无源环路滤波器构成的频率合成器 | 第11-14页 |
| ·频率合成器性能 | 第14-15页 |
| 第三章 锁相环调频发射机结构分析与设计 | 第15-33页 |
| ·调频发射机整体方案设计 | 第15页 |
| ·无源环路滤波器设计 | 第15-18页 |
| ·压控振荡器原理及设计 | 第18-23页 |
| ·压控振荡器性基本原理 | 第18-19页 |
| ·利用 MAX2620 设计压控振荡器 | 第19-21页 |
| ·压控振荡器计算机辅助仿真分析 | 第21-23页 |
| ·两点注入式锁相调频原理 | 第23-24页 |
| ·锁相频率合成器设计及仿真 | 第24-26页 |
| ·频率合成器选型及简介 | 第24页 |
| ·锁相环设计及仿真 | 第24-26页 |
| ·锁相环调频器(PLL_FM)设计及实现 | 第26-29页 |
| ·UHF 频段功率放大器设计 | 第29-31页 |
| ·功率放大器基本原理 | 第29页 |
| ·基于 RF2117 的功率放大器设计 | 第29-31页 |
| ·发射机各模块电路说明 | 第31-33页 |
| 第四章 锁相环调频接收机结构分析与设计 | 第33-53页 |
| ·调频接收机的整体设计方案 | 第33页 |
| ·接收机基本概念及指标 | 第33-42页 |
| ·通用超外差接收机结构 | 第33-34页 |
| ·接收机(前端)的基本概念和指标 | 第34-42页 |
| ·低噪声放大器(LNA)的原理与设计 | 第42-44页 |
| ·低噪放的功能原理及技术指标 | 第42-44页 |
| ·低噪放的设计 | 第44页 |
| ·下变频混频器的原理与设计 | 第44-49页 |
| ·混频器的结构原理与指标 | 第44-47页 |
| ·混频器的设计 | 第47-49页 |
| ·接收机各模块电路说明 | 第49-53页 |
| 第五章 射频模块整体电路制作与调试 | 第53-65页 |
| ·射频模块整体的设计与布局 | 第53-56页 |
| ·发射机的设计与调试 | 第56-62页 |
| ·发射机系统硬件设计 | 第56页 |
| ·发射机系统RF 频点控制配置 | 第56-60页 |
| ·系统硬件调试 | 第60-62页 |
| ·接收机的设计与调试 | 第62-65页 |
| ·接收机系统硬件设计 | 第62页 |
| ·接收机系统LO 频点、鉴频静噪等控制配置 | 第62-63页 |
| ·接收机系统调试 | 第63-65页 |
| 第六章 射频模块测试结果与性能分析 | 第65-75页 |
| ·发射机部分 | 第65-69页 |
| ·测试仪器与测试方法 | 第65页 |
| ·VCO 性能测试及分析 | 第65-66页 |
| ·锁相环性能测试及分析 | 第66-69页 |
| ·接收机部分 | 第69-71页 |
| ·测试仪器与测试方法 | 第69-70页 |
| ·接收机性能测试结果 | 第70-71页 |
| ·整体射频模块分析 | 第71-75页 |
| ·收发整体工作测试 | 第71-72页 |
| ·现用模块无法完成双工通信分析 | 第72-75页 |
| 第七章 结束语 | 第75-77页 |
| 致谢 | 第77-79页 |
| 参考文献 | 第79-81页 |
| 附录 A 单片机小板控制字程序 | 第81-82页 |
| 附录 B 频点控制小板原理图 | 第82页 |
| 附录 C 频点控制小板 PCB | 第82-83页 |
| 附录 D 射频板原理图 | 第83页 |
| 附录 E 射频板 PCB | 第83页 |
| 附录 F 小板实物照片 | 第83-84页 |
| 附录 G 射频板实物照片 | 第84页 |
| 附录 H 射频板与小板对接图 | 第84页 |
| 附录 I 射频板与基带板对接图 | 第84-85页 |