面向电力系统同步相量测量的时钟同步技术的研究与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-15页 |
| ·课题的研究背景 | 第8页 |
| ·广域时钟同步国内外研究现状 | 第8-10页 |
| ·以太网技术 | 第10-12页 |
| ·以太网的工业应用 | 第11页 |
| ·以太网的实时性和同步性 | 第11-12页 |
| ·本文主要工作和研究意义 | 第12-13页 |
| ·本文主要工作 | 第12-13页 |
| ·本文的研究意义 | 第13页 |
| ·本文组织结构 | 第13-15页 |
| 第二章 时钟同步技术研究 | 第15-30页 |
| ·国际时间标准 | 第15-16页 |
| ·时钟同步技术 | 第16-19页 |
| ·IEEE1588 精确时间同步协议 | 第19-27页 |
| ·IEEE1588 协议的意义 | 第21-22页 |
| ·IEEE1588 参考体系架构 | 第22-24页 |
| ·IEEE1588 运行原理 | 第24-27页 |
| ·系统总体架构的设计 | 第27-30页 |
| 第三章 基于FPGA 的电力系统时钟同步技术实现 | 第30-61页 |
| ·可编程逻辑器件 | 第30-39页 |
| ·FPGA 技术 | 第32-36页 |
| ·数字逻辑设计的一般步骤 | 第36-39页 |
| ·Verilog HDL 语言及可综合风格 | 第39-42页 |
| ·FPGA 器件选型和开发环境 | 第42-43页 |
| ·系统的设计的模块划分 | 第43-45页 |
| ·精确时钟硬件电路描述 | 第45-50页 |
| ·时钟修正策略 | 第46-48页 |
| ·基于Verilog HDL 语言的电路描述 | 第48-50页 |
| ·GPS 信息接收及处理硬件电路描述 | 第50-55页 |
| ·NMEA0813 标准简介 | 第50-52页 |
| ·基于Verilog HDL 语言的电路描述 | 第52-55页 |
| ·IEEE 1588 协议实现电路描述 | 第55-61页 |
| ·符合IEEE802.3 标准的MII 总线 | 第56-57页 |
| ·IEEE1588 协议报文的处理 | 第57-58页 |
| ·基于Verilog HDL 语言的电路描述 | 第58-61页 |
| 第四章 误差分析 | 第61-64页 |
| 第五章 全文总结 | 第64-65页 |
| 致谢 | 第65-66页 |
| 参考文献 | 第66-68页 |
| 攻读硕士学位期间取的主要研究成果 | 第68-69页 |