新型全数字静止无功补偿控制器的研究
摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-18页 |
·选题的背景 | 第10-15页 |
·无功补偿装置 | 第10-11页 |
·可编程逻辑器件FPGA | 第11-15页 |
·无功补偿装置的现状及问题 | 第15-16页 |
·无功补偿控制器的现状及发展趋势 | 第16页 |
·本文研究意义及主要工作 | 第16-18页 |
第2章 SVC静止无功补偿器 | 第18-25页 |
·SVC静止无功补偿器 | 第18-23页 |
·动态补偿基本原理 | 第18-19页 |
·静止无功补偿器(SVC)的基本类型及结构 | 第19-23页 |
·无功功率补偿控制器 | 第23-24页 |
·控制器基本分类 | 第23-24页 |
·动态无功补偿控制器控制流程 | 第24页 |
·本章小结 | 第24-25页 |
第3章 全数字静止无功补偿控制器的设计 | 第25-44页 |
·全数字静止无功补偿控制器总体设计方案 | 第25-27页 |
·静止无功补偿器基本控制原理 | 第25-26页 |
·静止无功补偿控制器设计方案 | 第26-27页 |
·FPGA内部模块设计原理 | 第27-39页 |
·同步信号模块 | 第27-33页 |
·模糊PID控制模块 | 第33-37页 |
·运算模块 | 第37-38页 |
·脉冲形成模块 | 第38-39页 |
·主控制器 | 第39页 |
·外围电路设计 | 第39-43页 |
·信号调理电路 | 第39页 |
·ADC电路 | 第39-40页 |
·过零检测电路 | 第40-41页 |
·脉冲隔离放大电路 | 第41-43页 |
·本章小结 | 第43-44页 |
第4章 全数字静止无功补偿控制器的实现 | 第44-55页 |
·同步信号模块 | 第44-48页 |
·数字鉴相器(DPD) | 第44-45页 |
·数字环路滤波器(DLF) | 第45-46页 |
·数控振荡器(DCO) | 第46-47页 |
·除N计数器 | 第47页 |
·全数字锁相环实现 | 第47-48页 |
·模糊PID控制模块 | 第48-52页 |
·运算模块 | 第52-53页 |
·脉冲形成模块 | 第53页 |
·主控制器 | 第53-54页 |
·本章小结 | 第54-55页 |
第5章 仿真与实验 | 第55-61页 |
·仿真结果分析 | 第55-58页 |
·实验结果分析 | 第58-60页 |
·本章小结 | 第60-61页 |
总结与展望 | 第61-63页 |
参考文献 | 第63-66页 |
致谢 | 第66-67页 |
附录A 攻读硕士学位期间所发表的学术论文目录 | 第67页 |