基于FPGA的ASI/SDI码流分析仪的设计与实现
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第11-14页 |
1.1 课题背景及研究意义 | 第11-12页 |
1.2 国内外研究现状 | 第12-13页 |
1.3 本课题的主要研究内容 | 第13-14页 |
第2章 总体方案设计 | 第14-22页 |
2.1 码流分析仪的技术指标 | 第15-17页 |
2.2 码流分析仪的总体设计 | 第17-21页 |
2.3 技术参数的确定与技术关键 | 第21页 |
2.3.1 技术参数的确定 | 第21页 |
2.3.2 技术关键 | 第21页 |
2.4 本章小结 | 第21-22页 |
第3章 硬件系统设计 | 第22-39页 |
3.1 FPGA 电路 | 第22-26页 |
3.1.1 FPGA 供电电路 | 第23-24页 |
3.1.2 配置电路 | 第24页 |
3.1.3 时钟与 PLL 电路 | 第24-25页 |
3.1.4 IO 电路 | 第25页 |
3.1.5 JTAG 电路 | 第25-26页 |
3.2 USB 微控制器电路 | 第26-28页 |
3.2.1 晶体配置 | 第26页 |
3.2.2 总线电路 | 第26-28页 |
3.2.3 IO 接口 | 第28页 |
3.3 CPLD 电路 | 第28-29页 |
3.3.1 动态加载配置方式 | 第28-29页 |
3.3.2 CPLD 原理图 | 第29页 |
3.4 SDRAM 电路 | 第29-31页 |
3.5 均衡电路 | 第31-32页 |
3.6 驱动电路 | 第32-33页 |
3.7 切换电路 | 第33-34页 |
3.8 供电芯片 | 第34-36页 |
3.8.1 开关电源 | 第35-36页 |
3.8.2 线性电源 | 第36页 |
3.9 PCB 设计 | 第36-38页 |
3.10 本章小结 | 第38-39页 |
第4章 软件系统设计 | 第39-54页 |
4.1 FPGA 设计 | 第39-46页 |
4.1.1 ASI 编码模块 | 第40页 |
4.1.2 ASI 解码模块 | 第40-41页 |
4.1.3 SDRAM 控制模块 | 第41-43页 |
4.1.4 USB-FIFO 控制器 | 第43-45页 |
4.1.5 速度控制模块 | 第45页 |
4.1.6 PLL 模块 | 第45-46页 |
4.2 USB 固件程序数据 | 第46-49页 |
4.2.1 传输模式 | 第46-47页 |
4.2.2 配置方式 | 第47-48页 |
4.2.3 设计流程 | 第48-49页 |
4.3 CPLD 程序 | 第49-52页 |
4.3.1 功能模块 | 第49-50页 |
4.3.2 配置模式 | 第50页 |
4.3.3 配置过程 | 第50-52页 |
4.4 PC 程序 | 第52-53页 |
4.5 本章小结 | 第53-54页 |
第5章 调试与验证 | 第54-58页 |
5.1 硬件电路调试 | 第54-55页 |
5.2 固件程序 | 第55-56页 |
5.2.1 FPGA 代码调试 | 第55页 |
5.2.2 USB 程序调试 | 第55-56页 |
5.3 PC 应用程序 | 第56页 |
5.4 PC 本章小结 | 第56-58页 |
结论 | 第58-59页 |
参考文献 | 第59-62页 |
攻读硕士期间发表的论文 | 第62-63页 |
致谢 | 第63页 |