首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

一种新型高速高分辨率双积分A/D转换器的设计与研究

摘要第5-6页
ABSTRACT第6页
第一章 绪论第9-15页
    1.1 ADC的发展历史及应用第9-10页
    1.2 ADC的种类及优缺点比较第10-12页
    1.3 本文的研究内容及意义第12-13页
    1.4 论文的基本架构第13-15页
第二章 系统方案设计第15-30页
    2.1 系统结构的基本原理第15-17页
    2.2 系统的整体框图及工作过程第17-18页
    2.3 SAR ADC子系统结构第18-21页
    2.4 全差分Dual Slope ADC系统结构第21-26页
    2.5 运放的非理想因素第26-29页
    2.6 本章小结第29-30页
第三章 模拟电路模块的实现第30-43页
    3.1 积分器参数的选择第30页
    3.2 运算放大器的实现第30-37页
        3.2.1 积分器运放参数的选择依据第30-31页
        3.2.2 缓冲器运放参数的选择依据第31-32页
        3.2.3 运放结构的选择与性能分析第32-33页
        3.2.4 运放的偏置电压产生电路第33-34页
        3.2.5 运放的性能仿真第34-37页
    3.3 比较器的实现第37-40页
        3.3.1 正反馈锁存器的原理第37-38页
        3.3.2 比较器的结构与性能仿真分析第38-40页
    3.4 模拟CMOS开关第40-42页
    3.5 本章小结第42-43页
第四章 数字控制系统的实现第43-58页
    4.1 SAR控制电路的设计第43-46页
    4.2 Dual Slope控制电路的设计第46-47页
    4.3 各基本模块电路的实现第47-56页
        4.3.1 数字信号锁存模块第47-48页
        4.3.2 移位寄存器模块第48页
        4.3.3 D触发器模块第48-49页
        4.3.4 计数器模块第49-50页
        4.3.5 RS触发器模块第50-51页
        4.3.6 锁存器模块第51-52页
        4.3.7 CMOS与非门模块第52-53页
        4.3.8 CMOS或非门模块第53-54页
        4.3.9 CMOS异或门模块第54-55页
        4.3.10 两路选择器模块第55-56页
        4.3.11 传输门电路第56页
    4.4 本章小结第56-58页
第五章 系统性能的仿真结果第58-66页
    5.1 高8位ADC的仿真结果第58-59页
    5.2 低8位ADC的仿真结果第59-61页
    5.3 整体16位ADC的仿真结果第61-65页
    5.4 本章小结第65-66页
第六章 总结及展望第66-68页
    6.1 工作总结第66页
    6.2 未来工作展望第66-68页
致谢第68-69页
参考文献第69-72页
攻硕期间取得的研究成果第72-73页

论文共73页,点击 下载论文
上一篇:基于余数系统的数字频率合成技术研究及实现
下一篇:云南省大型公共体育场馆社会责任研究