基于FPGA的DSP高速图像缓存硬件模块设计
摘要 | 第4-5页 |
Abstract | 第5页 |
1 绪论 | 第8-16页 |
1.1 研究背景与选题意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 高速图像缓存系统设计方案选型 | 第10-13页 |
1.4 硬件模块划分及设计 | 第13-15页 |
1.5 本章小结 | 第15-16页 |
2 基于FPGA的DSP图像缓存系统模块电源设计 | 第16-23页 |
2.1 电源方案选型设计 | 第16-19页 |
2.2 电源上电顺序控制 | 第19-21页 |
2.3 本章小结 | 第21-23页 |
3 FPGA与DSP相关存储电路硬件设计 | 第23-32页 |
3.1 EPCS4存储电路设计 | 第23页 |
3.2 SDRAM的存储电路 | 第23-24页 |
3.3 EMIF存储电路设计 | 第24-25页 |
3.4 Flash存储电路设计 | 第25-26页 |
3.5 JTAG 接口设计 | 第26-30页 |
3.6 本章小结 | 第30-32页 |
4 硬件电路设计及相关措施 | 第32-43页 |
4.1 电路保护电路设计 | 第32-33页 |
4.2 电平转换 | 第33-34页 |
4.3 隔离设计 | 第34-36页 |
4.4 PCB的设计中的EMC考虑 | 第36-41页 |
4.5 本章小结 | 第41-43页 |
5 实验结果测试与分析 | 第43-49页 |
5.1 电路连接测试分析 | 第44-47页 |
5.2 软件测试分析 | 第47-48页 |
5.3 本章小结 | 第48-49页 |
6 总结与展望 | 第49-51页 |
6.1 总结 | 第49-50页 |
6.2 展望 | 第50-51页 |
致谢 | 第51-52页 |
参考文献 | 第52-54页 |