中文摘要 | 第3-5页 |
英文摘要 | 第5-6页 |
1 绪论 | 第10-24页 |
1.1 研究的目的和意义 | 第10-11页 |
1.2 国内外研究现状 | 第11-22页 |
1.2.1 频率测量方法 | 第11-20页 |
1.2.2 频率测量仪器现状 | 第20-22页 |
1.3 本文研究内容 | 第22-24页 |
2 测量系统原理及实现方案分析 | 第24-30页 |
2.1 引言 | 第24页 |
2.2 系统设计要求 | 第24页 |
2.3 系统测量原理分析 | 第24-26页 |
2.4 系统实现方案分析论证 | 第26-27页 |
2.4.1 基于单片机的方案 | 第26页 |
2.4.2 基于FPGA的方案 | 第26页 |
2.4.3 基于FPGA和单片机的方案 | 第26页 |
2.4.4 实现方案的论证与选择 | 第26-27页 |
2.5 系统总体结构 | 第27-28页 |
2.6 小结 | 第28-30页 |
3 测量系统的硬件设计 | 第30-48页 |
3.1 引言 | 第30页 |
3.2 硬件的总结结构 | 第30-31页 |
3.3 FPGA模块的硬件设计 | 第31-40页 |
3.3.1 EP4CE6F17C8芯片简介 | 第31-32页 |
3.3.2 FPGA最小系统设计 | 第32-40页 |
3.4 单片机模块的硬件设计 | 第40-44页 |
3.4.1 STC89C52RC芯片简介 | 第40页 |
3.4.2 MCU最小系统设计 | 第40-42页 |
3.4.3 显示模块 | 第42-43页 |
3.4.4 下载模块 | 第43-44页 |
3.5 电平转换模块 | 第44-45页 |
3.6 PCB系统板的设计 | 第45-47页 |
3.7 小结 | 第47-48页 |
4 系统软件设计 | 第48-64页 |
4.1 引言 | 第48页 |
4.2 FPGA应用软件Quartus II概述 | 第48页 |
4.3 基于Quartus II的FPGA的设计流程 | 第48-49页 |
4.3.1 自顶向下的设计方法 | 第48-49页 |
4.3.2 Verilog语言简介 | 第49页 |
4.4 本系统FPGA模块的程序设计 | 第49-57页 |
4.4.1 闸门信号模块 | 第50-51页 |
4.4.2 同步与逻辑控制模块 | 第51-52页 |
4.4.3 计数器模块 | 第52-54页 |
4.4.4 数据锁存模块 | 第54-55页 |
4.4.6 中断输出模块 | 第55页 |
4.4.7 数据选择输出模块 | 第55-56页 |
4.4.8 顶层模块 | 第56-57页 |
4.5 单片机控制部分软件设计 | 第57-62页 |
4.5.1 中断服务模块 | 第59-61页 |
4.5.2 显示模块 | 第61-62页 |
4.6 小结 | 第62-64页 |
5 调试及测量误差分析验证 | 第64-76页 |
5.1 引言 | 第64页 |
5.2 调试 | 第64-66页 |
5.2.1 硬件电路调试 | 第64-66页 |
5.2.2 软件调试 | 第66页 |
5.3 测量原理误差分析 | 第66-68页 |
5.4 测量实验验证 | 第68-73页 |
5.4.1 实验装置 | 第68-69页 |
5.4.2 误差测试 | 第69-72页 |
5.4.3 实际误差分析 | 第72-73页 |
5.5 小结 | 第73-76页 |
6 总结 | 第76-78页 |
6.1 全文工作总结 | 第76-77页 |
6.2 研究工作展望 | 第77-78页 |
致谢 | 第78-80页 |
参考文献 | 第80-82页 |