七号信令网中用于数据采集的多板卡适配器系统的设计与实现
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-13页 |
1.1 研究背景 | 第9-10页 |
1.2 研究意义 | 第10页 |
1.3 内存管理的发展现状 | 第10-11页 |
1.4 本文的主要工作及结构安排 | 第11-13页 |
第二章 网卡驱动简介及动态内存管理算法综述 | 第13-23页 |
2.1 七号信令网中采集方案层次结构 | 第13页 |
2.2 网卡驱动简介 | 第13-17页 |
2.2.1 网卡驱动传输过程介绍 | 第14-15页 |
2.2.2 网络设备驱动功能简介 | 第15-17页 |
2.3 动态内存算法研究 | 第17-22页 |
2.3.1 内存申请方案 | 第17-21页 |
2.3.2 动态内存释放算法 | 第21页 |
2.3.3 动态内存的测试方法 | 第21-22页 |
2.4 本章小结 | 第22-23页 |
第三章 多板卡适配器系统缓冲区的优化方法 | 第23-36页 |
3.1 数据传输模型研究 | 第23-27页 |
3.1.1 原数据传输模型研究 | 第23-25页 |
3.1.2 现有数据捕获方式的不足 | 第25-26页 |
3.1.3 缓冲调度机制的需求 | 第26-27页 |
3.2 普通板卡缓冲队列机制的优化设计 | 第27-32页 |
3.2.1 Slab分配器研究 | 第28-29页 |
3.2.2 备用缓存队列管理 | 第29-30页 |
3.2.3 板卡缓冲队列管理 | 第30页 |
3.2.4 备用缓存区的分配与回收 | 第30-31页 |
3.2.5 备用缓存分配算法 | 第31-32页 |
3.3 高速板卡缓冲队列机制的优化设计 | 第32-35页 |
3.3.1 零拷贝技术研究 | 第32-33页 |
3.3.2 高速板卡缓冲队列机制的优化设计 | 第33-35页 |
3.4 本章小结 | 第35-36页 |
第四章 多板卡适配器系统的设计与实现 | 第36-52页 |
4.1 多板卡适配器系统的总体需求分析 | 第36-37页 |
4.1.1 功能需求 | 第36-37页 |
4.1.2 性能需求 | 第37页 |
4.2 系统概要设计 | 第37-42页 |
4.2.1 多板卡适配器系统的设计思想 | 第37-38页 |
4.2.2 系统组成及模块设计 | 第38-41页 |
4.2.3 系统工作流程 | 第41-42页 |
4.3 各模块的详细设计与实现 | 第42-51页 |
4.3.1 设备与接口管理模块 | 第42-46页 |
4.3.2 链路配置与链路扫描模块 | 第46-48页 |
4.3.3 数据传输模块 | 第48-50页 |
4.3.4 日志收集模块 | 第50-51页 |
4.4 本章小结 | 第51-52页 |
第五章 多板卡适配器系统的测试与验证 | 第52-63页 |
5.1 多板卡适配器系统的总体测试环境 | 第52-54页 |
5.1.1 整体测试平台 | 第52-53页 |
5.1.2 测试环境 | 第53-54页 |
5.2 测试设计 | 第54-56页 |
5.2.1 测试标准 | 第54页 |
5.2.2 测试流程及其原理 | 第54-56页 |
5.3 实验结果 | 第56-61页 |
5.3.1 缓冲队列优化测试 | 第56-57页 |
5.3.2 功能测试 | 第57-60页 |
5.3.3 性能测试 | 第60-61页 |
5.4 结果分析 | 第61-62页 |
5.5 本章小结 | 第62-63页 |
第六章 结束语 | 第63-64页 |
6.1 本文工作总结 | 第63页 |
6.2 下一步的工作 | 第63-64页 |
参考文献 | 第64-65页 |
致谢 | 第65-66页 |
作者攻读论文期间发表的学术论文目录 | 第66页 |