| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 第1章 绪论 | 第9-14页 |
| 1.1 课题研究目的与意义 | 第9页 |
| 1.2 程序最差执行时间研究现状 | 第9-12页 |
| 1.2.1 静态分析的研究现状 | 第10-11页 |
| 1.2.2 动态分析的研究现状 | 第11-12页 |
| 1.3 论文的主要研究内容及章节安排 | 第12-14页 |
| 第2章 循环边界识别及程序插装技术 | 第14-24页 |
| 2.1 循环基本概念 | 第14-16页 |
| 2.2 程序插桩技术 | 第16-22页 |
| 2.2.1 抽象语法树 | 第17-19页 |
| 2.2.2 基于程序动态插装的循环边界识别 | 第19-22页 |
| 2.3 实验及结果分析 | 第22-23页 |
| 2.4 本章小结 | 第23-24页 |
| 第3章 二进制文件解析及控制流分析 | 第24-39页 |
| 3.1 二进制文件解析 | 第24-30页 |
| 3.1.1 文件格式 | 第24-25页 |
| 3.1.2 执行指令读取 | 第25-27页 |
| 3.1.3 指令与源码建立映射 | 第27-30页 |
| 3.2 控制流分析 | 第30-38页 |
| 3.2.1 控制流图 | 第31页 |
| 3.2.2 基本块划分 | 第31-33页 |
| 3.2.3 控制流图构造 | 第33-36页 |
| 3.2.4 基于控制流分析的程序执行信息提取 | 第36-38页 |
| 3.3 本章小结 | 第38-39页 |
| 第4章 结合动态插装和静态分析的WCET估算方法 | 第39-46页 |
| 4.1 混合方法基本框架 | 第39-40页 |
| 4.2 循环边界信息的映射 | 第40-41页 |
| 4.3 指令执行时间获取 | 第41-43页 |
| 4.4 WCET计算 | 第43-45页 |
| 4.5 本章小结 | 第45-46页 |
| 第5章 结合动态插装和静态分析的WCET估算系统的实现及测试 | 第46-61页 |
| 5.1 实验环境 | 第46页 |
| 5.2 系统的设计与实现 | 第46-51页 |
| 5.2.1 系统总体设计 | 第46-47页 |
| 5.2.2 系统模块的设计与实现 | 第47-51页 |
| 5.3 系统的测试 | 第51-57页 |
| 5.3.1 测试方案 | 第51-52页 |
| 5.3.2 系统的功能测试 | 第52-57页 |
| 5.4 WCET估算的实验结果与分析 | 第57-60页 |
| 5.4.1 实验数据 | 第57页 |
| 5.4.2 评价指标 | 第57-58页 |
| 5.4.3 实验结果分析 | 第58-60页 |
| 5.5 本章小结 | 第60-61页 |
| 结论 | 第61-62页 |
| 参考文献 | 第62-65页 |
| 攻读硕士学位期间发表的论文及其它成果 | 第65-67页 |
| 致谢 | 第67页 |