摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
目录 | 第7-10页 |
CONTENTS | 第10-13页 |
第一章 绪论 | 第13-19页 |
1.1 课题背景与意义 | 第13页 |
1.2 大功率DC/DC变换器拓扑研究现状 | 第13-16页 |
1.3 谐振变换器控制策略的研究现状 | 第16-18页 |
1.4 课题主要研究内容和章节安排 | 第18-19页 |
第二章 全桥三电平LLC变换器控制策略的分析 | 第19-41页 |
2.1 定频控制的简介 | 第19-23页 |
2.1.1 斩波移相控制 | 第19-20页 |
2.1.2 双移相控制 | 第20-23页 |
2.2 变频控制的简介 | 第23-27页 |
2.2.1 频率范围的选取 | 第24-27页 |
2.2.2 占空比比例的选取 | 第27页 |
2.2.3 输出电压Vo与归一化频率f_n的数学关系式 | 第27页 |
2.3 变频双移相控制 | 第27-40页 |
2.3.1 工作原理 | 第28-31页 |
2.3.2 工程设计 | 第31-34页 |
2.3.3 工作过程 | 第34-40页 |
2.4 本章小结 | 第40-41页 |
第三章 主电路建模分析 | 第41-58页 |
3.1 小信号模型的搭建 | 第41-46页 |
3.1.1 三电平模型与两电平模型的转化 | 第41-42页 |
3.1.2 基于“FHA”的主电路等效模型 | 第42-44页 |
3.1.3 变频控制下的主电路小信号建模 | 第44-46页 |
3.2 LLC变换器谐振参数设计 | 第46-52页 |
3.2.1 开关管MOSFET实现ZVS的约束条件 | 第46-48页 |
3.2.2 谐振参数设计流程 | 第48-51页 |
3.2.3 工程计算 | 第51-52页 |
3.3 传递函数的求解 | 第52-57页 |
3.3.1 控制—输出传递函数G_(vw)(s)的求解 | 第52-54页 |
3.3.2 压频振荡器的传递函数G_(veo)(s)的计算 | 第54页 |
3.3.3 控制器G_c(s)的计算 | 第54-57页 |
3.3.4 系统的结构框图 | 第57页 |
3.4 本章小结 | 第57-58页 |
第四章 全桥三电平LLC谐振变换器硬件系统设计 | 第58-69页 |
4.1 硬件电路系统框架 | 第58-59页 |
4.2 主电路的设计 | 第59-64页 |
4.2.1 变压器的设计 | 第59-61页 |
4.2.2 谐振电感的设计 | 第61-62页 |
4.2.3 输出滤波电容的选取 | 第62-63页 |
4.2.4 开关管的选取 | 第63页 |
4.2.5 二极管的选取 | 第63-64页 |
4.3 控制电路的设计 | 第64-68页 |
4.3.1 驱动电路的设计 | 第65页 |
4.3.2 采样电路的设计 | 第65-66页 |
4.3.3 保护电路的设计 | 第66-68页 |
4.3.4 辅助供电电源的设计 | 第68页 |
4.4 本章小结 | 第68-69页 |
第五章 全桥三电平LLC谐振变换器软件系统设计 | 第69-84页 |
5.1 程序流程图 | 第69-70页 |
5.2 时钟配置 | 第70-73页 |
5.2.1 系统时钟配置 | 第70-71页 |
5.2.2 ADC时钟配置 | 第71页 |
5.2.3 ePWM时钟配置 | 第71-73页 |
5.3 ePWM模块 | 第73-77页 |
5.3.1 移相寄存器的配置 | 第73-74页 |
5.3.2 动作限定输出寄存器的配置 | 第74-75页 |
5.3.3 变频双移相控制下的PWM配置 | 第75-77页 |
5.4 ADC模块 | 第77-79页 |
5.4.1 ADC输入信号 | 第77-78页 |
5.4.2 采样保持器S/H | 第78-79页 |
5.5 定时器T_0中断 | 第79-83页 |
5.5.1 平均值滤波 | 第79页 |
5.5.2 增量式PID算法 | 第79-83页 |
5.6 本章小结 | 第83-84页 |
第六章 实验结果与分析 | 第84-88页 |
6.1 实验系统平台 | 第84-85页 |
6.2 实验波形和数据分析 | 第85-87页 |
6.3 本章小结 | 第87-88页 |
结论 | 第88-89页 |
参考文献 | 第89-92页 |
攻读学位期间发表论文 | 第92-94页 |
致谢 | 第94页 |