摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
第1章 绪论 | 第13-21页 |
1.1 引言 | 第13-14页 |
1.2 2πα、2πβ粒子发射率测量系统数字化的意义 | 第14-16页 |
1.3 国内外研究历史发展和现状 | 第16-18页 |
1.4 本论文的研究内容及结构安排 | 第18-21页 |
第2章 2πα、2πβ粒子发射率测量系统介绍 | 第21-41页 |
2.1 中国计量院2πα、2πβ粒子发射率测量系统 | 第21-38页 |
2.1.1 2π多丝正比计数器 | 第22-25页 |
2.1.2 高压电源 | 第25页 |
2.1.3 前置放大器 | 第25-27页 |
2.1.4 主放大器 | 第27-30页 |
2.1.5 单道脉冲幅度分析器 | 第30-33页 |
2.1.6 逻辑展宽器 | 第33-34页 |
2.1.7 脉冲计数器 | 第34-36页 |
2.1.8 计算机软件 | 第36-37页 |
2.1.9 系统指标 | 第37-38页 |
2.2 国内外其他α、β粒子发射率测量系统简介 | 第38-40页 |
2.2.1 成都2πα、2πβ粒子发射率副基准装置 | 第38页 |
2.2.2 台湾α、β粒子发射率测量系统 | 第38-39页 |
2.2.3 美国大面积2π正比计数系统 | 第39-40页 |
2.3 本章小结 | 第40-41页 |
第3章 数字化系统的硬件电路设计 | 第41-59页 |
3.1 数字化2πα、2πβ粒子发射率系统的硬件结构 | 第41-42页 |
3.2 采集板前端调理电路的设计 | 第42-43页 |
3.3 ADC电路设计 | 第43-47页 |
3.3.1 ADC的选型 | 第43-45页 |
3.3.2 ADC的设计电路 | 第45页 |
3.3.3 ADC电路的输出时序 | 第45-46页 |
3.3.4 ADC的配置 | 第46-47页 |
3.4 DAC电路设计 | 第47-49页 |
3.4.1 DAC的选型 | 第47页 |
3.4.2 DAC的设计电路 | 第47-49页 |
3.5 FPGA电路设计 | 第49-51页 |
3.5.1 FPGA的选型 | 第49-50页 |
3.5.2 FPGA的电路设计 | 第50页 |
3.5.3 FPGA的配置 | 第50-51页 |
3.6 USB控制器电路设计 | 第51-55页 |
3.6.1 USB控制器的选型 | 第51-52页 |
3.6.2 USB控制器的设计与介绍 | 第52-55页 |
3.7 其他电路设计 | 第55-58页 |
3.7.1 时钟分发 | 第55-57页 |
3.7.2 状态监测电路 | 第57页 |
3.7.3 电源管理 | 第57-58页 |
3.8 设计完成的采集板实物图 | 第58页 |
3.9 本章小结 | 第58-59页 |
第4章 数字化系统的FPGA逻辑设计 | 第59-81页 |
4.1 数字化系统的FPGA逻辑的整体结构 | 第59-60页 |
4.2 ADC接口模块 | 第60-61页 |
4.2.1 ADC接口模块的功能 | 第60页 |
4.2.2 ADC接口模块的设计 | 第60页 |
4.2.3 ADC接口模块的端口 | 第60-61页 |
4.3 极零相消模块 | 第61-65页 |
4.3.1 极零相消模块的功能 | 第61-62页 |
4.3.2 极零相消原理 | 第62-63页 |
4.3.3 极零相消的数字化实现 | 第63-64页 |
4.3.4 极零相消模块的端口 | 第64-65页 |
4.4 滤波成形模块 | 第65-70页 |
4.4.1 滤波成形模块的功能 | 第65-66页 |
4.4.2 滤波成形方法选择 | 第66页 |
4.4.3 滤波成形原理 | 第66-69页 |
4.4.4 滤波成形的数字化实现 | 第69页 |
4.4.5 滤波成形模块的端口 | 第69-70页 |
4.5 基线恢复模块 | 第70-73页 |
4.5.1 基线恢复模块的功能 | 第70页 |
4.5.2 基线恢复原理 | 第70-71页 |
4.5.3 基线恢复的数字化实现 | 第71-72页 |
4.5.4 基线恢复模块的端口 | 第72-73页 |
4.6 数据抽取模块 | 第73-76页 |
4.6.1 数据抽取模块的功能 | 第73页 |
4.6.2 数据抽取模块的实现 | 第73-75页 |
4.6.3 数据抽取模块的端口 | 第75-76页 |
4.7 USB接口模块 | 第76-78页 |
4.7.1 USB接口模块的功能 | 第76页 |
4.7.2 USB接口模块的设计 | 第76-77页 |
4.7.3 USB接口模块的端口 | 第77-78页 |
4.8 命令解析模块 | 第78-79页 |
4.8.1 命令解析模块的功能 | 第78页 |
4.8.2 命令解析模块的设计 | 第78-79页 |
4.8.3 命令解析模块的端口 | 第79页 |
4.9 本章小结 | 第79-81页 |
第5章 数字化系统数据处理软件设计 | 第81-97页 |
5.1 数据处理软件总体结构 | 第81页 |
5.2 用户界面 | 第81-83页 |
5.3 USB驱动 | 第83-84页 |
5.4 参数配置 | 第84-85页 |
5.5 采集控制 | 第85-87页 |
5.6 波形重绘 | 第87-89页 |
5.7 脉冲幅度谱和脉冲宽度谱 | 第89-90页 |
5.8 脉冲计数 | 第90-93页 |
5.9 计数率修正 | 第93-96页 |
5.9.1 死时间修正 | 第93-94页 |
5.9.2 本底修正 | 第94页 |
5.9.3 零点外推 | 第94-96页 |
5.10 本章小结 | 第96-97页 |
第6章 测试、总结与展望 | 第97-103页 |
6.1 系统测试 | 第97-101页 |
6.1.1 电子学性能测试 | 第97-98页 |
6.1.2 系统测试平台 | 第98-99页 |
6.1.3 死时间修正算法验证测试 | 第99页 |
6.1.4 零点外推算法的验证测试 | 第99-100页 |
6.1.5 与模拟系统的粒子发射率测量比较 | 第100-101页 |
6.2 本文总结 | 第101-102页 |
6.3 研究展望 | 第102-103页 |
参考文献 | 第103-109页 |
致谢 | 第109-111页 |
在读期间发表的学术论文 | 第111页 |