数字信道化侦察接收机的研究与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第1章 绪论 | 第9-13页 |
·研究背景与意义 | 第9-10页 |
·宽带数字接收机的国内外研究现状 | 第10-11页 |
·本文研究工作和内容安排 | 第11-13页 |
第2章 数字信道化接收机相关理论与技术 | 第13-28页 |
·数字接收机的相关理论 | 第13-15页 |
·低通采样定理 | 第13-14页 |
·带通采样定理 | 第14页 |
·数字下变频基本原理 | 第14-15页 |
·数字信道化接收的数学模型 | 第15-27页 |
·整数倍抽取 | 第16-17页 |
·多相滤波结构 | 第17-19页 |
·数字信道化滤波器组 | 第19-20页 |
·滤波器组频带划分 | 第20-21页 |
·高效信道化结构推导 | 第21-25页 |
·数字信道化高效结构仿真及分析 | 第25-27页 |
·本章小结 | 第27-28页 |
第3章 数字瞬时测频算法的研究 | 第28-39页 |
·协调旋转数字计算机(CORDIC)算法 | 第28-32页 |
·CORDIC算法基本原理 | 第28-30页 |
·基于CORDIC算法的数字测相原理 | 第30-31页 |
·CORDIC算法计算机仿真 | 第31-32页 |
·相位差分测频 | 第32-35页 |
·一阶差分法测频算法原理 | 第32-33页 |
·相位差分法测频仿真 | 第33-35页 |
·傅里叶变换法测频 | 第35-37页 |
·两种测频方法的比较 | 第37-38页 |
·本章小结 | 第38-39页 |
第4章 数字信道化接收机的FPGA实现 | 第39-52页 |
·数字信道化接收机设计要求 | 第39页 |
·功能要求 | 第39页 |
·指标要求 | 第39页 |
·数字信道化接收机硬件设计 | 第39-42页 |
·系统时钟电路 | 第40-41页 |
·AD采样电路 | 第41页 |
·FPGA及外围电路 | 第41-42页 |
·数字信道化接收机的FPGA实现 | 第42-50页 |
·时钟产生器配置模块 | 第43-45页 |
·数据率转换模块 | 第45-46页 |
·子带滤波器组模块 | 第46-48页 |
·复系数乘法模块 | 第48-49页 |
·并行FFT模块 | 第49页 |
·瞬时相位提取模块 | 第49-50页 |
·DIFM模块 | 第50页 |
·硬件实物 | 第50-51页 |
·本章小结 | 第51-52页 |
第5章 数字信道化接收机系统测试 | 第52-61页 |
·FPGA资源使用情况 | 第52-53页 |
·系统时钟性能测试 | 第53-54页 |
·ADC采样性能测试 | 第54-55页 |
·信道判决测试 | 第55-56页 |
·瞬时相位测试 | 第56-57页 |
·DIFM测试 | 第57-58页 |
·动态范围测试 | 第58-60页 |
·本章小结 | 第60-61页 |
结论 | 第61-63页 |
参考文献 | 第63-67页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第67-68页 |
致谢 | 第68页 |