首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达:按体制分论文--相控阵雷达论文

数字射频存储系统关键技术研究

摘要第1-5页
ABSTRACT第5-6页
目录第6-8页
第1章 绪论第8-13页
   ·课题研究的背景与意义第8-9页
   ·国内外研究现状第9-11页
     ·国外研究现状第9-10页
     ·国内研究现状第10-11页
   ·本文的主要研究内容第11页
   ·本文内容具体安排第11-13页
第2章 数字射频存储器的基本原理第13-20页
   ·数字射频存储器基本工作原理第13页
   ·数字射频存储器常采用的存储方式第13-14页
     ·全脉冲存储方式第14页
     ·示样脉冲存储方式第14页
   ·数字射频存储器常采用的量化方式第14-16页
     ·相位量化第14-15页
     ·幅度量化第15-16页
     ·量化方式性能比较第16页
   ·数字射频存储器常采用的典型结构第16-18页
     ·单通道DRFM结构第16页
     ·多通道DRFM结构第16-17页
     ·正交双通道DRFM结构第17-18页
   ·数字射频存储器基本性能指标第18页
   ·本章小结第18-20页
第3章 高速信号处理理论基础第20-27页
   ·信号采样理论基础第20-23页
     ·中频信号采样理论第20-21页
     ·欠采样的基本理论第21-23页
   ·高速模数转换理论基础第23-26页
     ·模数转换第23-24页
     ·常用A/D转换器类型第24-26页
   ·本章小结第26-27页
第4章 中频信号处理系统总体设计第27-45页
   ·概述第27-28页
     ·课题来源背景第27页
     ·中频信号处理系统功能及性能指标第27-28页
   ·中频信号处理系统分析及总体结构设计第28-30页
     ·系统总体方案第28-29页
     ·系统可行性分析第29-30页
   ·ADC采样阵列设计第30-34页
     ·采样阵列结构设计第30-31页
     ·高速ADC器件选型第31-33页
     ·ADC采样阵列电路设计第33-34页
   ·时钟电路设计第34-37页
     ·时钟芯片选型及电路设计第34-36页
     ·时钟线的相位误差设计第36-37页
   ·大容量FPGA模块设计第37-39页
     ·FPGA器件选型第37-38页
     ·配置电路设计第38-39页
   ·高速电路PCB设计第39-41页
     ·PCB叠层设计第39-40页
     ·PCB阻抗设计第40-41页
   ·数字处理单元关键软件算法设计第41-44页
     ·ADC数据复用和正交下变频数据解复用算法设计第42-43页
     ·数字正交下变频算法设计与实现第43-44页
   ·本章小结第44-45页
第5章 系统测试及结果分析第45-51页
   ·概述第45页
   ·系统实测工况条件第45-46页
   ·硬件电路性能测试及结果分析第46-49页
     ·高速ADC采样阵列性能测试及结果分析第46-48页
     ·控制器与硬件平台LVDS三线指令传输测试及结果分析第48-49页
   ·目标回波模拟测试第49-50页
   ·本章小结第50-51页
第6章 结论第51-53页
参考文献第53-55页
致谢第55页

论文共55页,点击 下载论文
上一篇:基于RTP的实时H.264视频监控系统的数据流传输研究
下一篇:应用于汽车主动安全的三维激光雷达研究