| 摘要 | 第1-5页 |
| ABSTRACT | 第5-6页 |
| 目录 | 第6-8页 |
| 第1章 绪论 | 第8-13页 |
| ·课题研究的背景与意义 | 第8-9页 |
| ·国内外研究现状 | 第9-11页 |
| ·国外研究现状 | 第9-10页 |
| ·国内研究现状 | 第10-11页 |
| ·本文的主要研究内容 | 第11页 |
| ·本文内容具体安排 | 第11-13页 |
| 第2章 数字射频存储器的基本原理 | 第13-20页 |
| ·数字射频存储器基本工作原理 | 第13页 |
| ·数字射频存储器常采用的存储方式 | 第13-14页 |
| ·全脉冲存储方式 | 第14页 |
| ·示样脉冲存储方式 | 第14页 |
| ·数字射频存储器常采用的量化方式 | 第14-16页 |
| ·相位量化 | 第14-15页 |
| ·幅度量化 | 第15-16页 |
| ·量化方式性能比较 | 第16页 |
| ·数字射频存储器常采用的典型结构 | 第16-18页 |
| ·单通道DRFM结构 | 第16页 |
| ·多通道DRFM结构 | 第16-17页 |
| ·正交双通道DRFM结构 | 第17-18页 |
| ·数字射频存储器基本性能指标 | 第18页 |
| ·本章小结 | 第18-20页 |
| 第3章 高速信号处理理论基础 | 第20-27页 |
| ·信号采样理论基础 | 第20-23页 |
| ·中频信号采样理论 | 第20-21页 |
| ·欠采样的基本理论 | 第21-23页 |
| ·高速模数转换理论基础 | 第23-26页 |
| ·模数转换 | 第23-24页 |
| ·常用A/D转换器类型 | 第24-26页 |
| ·本章小结 | 第26-27页 |
| 第4章 中频信号处理系统总体设计 | 第27-45页 |
| ·概述 | 第27-28页 |
| ·课题来源背景 | 第27页 |
| ·中频信号处理系统功能及性能指标 | 第27-28页 |
| ·中频信号处理系统分析及总体结构设计 | 第28-30页 |
| ·系统总体方案 | 第28-29页 |
| ·系统可行性分析 | 第29-30页 |
| ·ADC采样阵列设计 | 第30-34页 |
| ·采样阵列结构设计 | 第30-31页 |
| ·高速ADC器件选型 | 第31-33页 |
| ·ADC采样阵列电路设计 | 第33-34页 |
| ·时钟电路设计 | 第34-37页 |
| ·时钟芯片选型及电路设计 | 第34-36页 |
| ·时钟线的相位误差设计 | 第36-37页 |
| ·大容量FPGA模块设计 | 第37-39页 |
| ·FPGA器件选型 | 第37-38页 |
| ·配置电路设计 | 第38-39页 |
| ·高速电路PCB设计 | 第39-41页 |
| ·PCB叠层设计 | 第39-40页 |
| ·PCB阻抗设计 | 第40-41页 |
| ·数字处理单元关键软件算法设计 | 第41-44页 |
| ·ADC数据复用和正交下变频数据解复用算法设计 | 第42-43页 |
| ·数字正交下变频算法设计与实现 | 第43-44页 |
| ·本章小结 | 第44-45页 |
| 第5章 系统测试及结果分析 | 第45-51页 |
| ·概述 | 第45页 |
| ·系统实测工况条件 | 第45-46页 |
| ·硬件电路性能测试及结果分析 | 第46-49页 |
| ·高速ADC采样阵列性能测试及结果分析 | 第46-48页 |
| ·控制器与硬件平台LVDS三线指令传输测试及结果分析 | 第48-49页 |
| ·目标回波模拟测试 | 第49-50页 |
| ·本章小结 | 第50-51页 |
| 第6章 结论 | 第51-53页 |
| 参考文献 | 第53-55页 |
| 致谢 | 第55页 |