数字变频器的设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·课题研究背景及意义 | 第7-8页 |
| ·数字上下变频的研究和发展 | 第8-9页 |
| ·本文研究内容及结构安排 | 第9-11页 |
| ·本文研究内容 | 第9页 |
| ·本文结构安排 | 第9-11页 |
| 第二章 数字变频的基本理论 | 第11-27页 |
| ·数字变频技术 | 第11-12页 |
| ·数字变频的基本原理与结构 | 第11-12页 |
| ·影响数字变频器性能的主要因素 | 第12页 |
| ·数字上下变频的设计参数 | 第12页 |
| ·数字信号采样理论 | 第12-14页 |
| ·低通信号采样理论 | 第12-13页 |
| ·带通信号采样理论 | 第13-14页 |
| ·数字正交检波 | 第14-16页 |
| ·低通滤波法 | 第14-15页 |
| ·多相滤波结构变换法 | 第15-16页 |
| ·多抽样率数字信号处理理论 | 第16-20页 |
| ·整数倍抽取和内插 | 第16-19页 |
| ·多抽样率系统的恒等变换 | 第19页 |
| ·多相滤波结构 | 第19-20页 |
| ·相关算法介绍 | 第20-25页 |
| ·CORDIC 算法 | 第20-22页 |
| ·CIC 滤波器 | 第22-24页 |
| ·半带 HB 滤波器 | 第24-25页 |
| ·FIR 滤波器 | 第25页 |
| ·本章小结 | 第25-27页 |
| 第三章 数字变频器的设计 | 第27-49页 |
| ·数字下变频设计 | 第27-34页 |
| ·多相延迟滤波器设计 | 第27-34页 |
| ·数字上变频设计 | 第34-47页 |
| ·数控振荡器和混频器设计 | 第34-39页 |
| ·内插半带滤波器的设计 | 第39-41页 |
| ·CIC 滤波器的设计 | 第41-45页 |
| ·补偿滤波器的设计 | 第45-47页 |
| ·本章小结 | 第47-49页 |
| 第四章 数字变频器的验证和逻辑综合 | 第49-67页 |
| ·验证方法 | 第49页 |
| ·DDC 的仿真和验证 | 第49-53页 |
| ·内插器以及混频器 | 第49-50页 |
| ·多相延迟滤波器的仿真和验证 | 第50-51页 |
| ·DDC 整体的仿真和验证 | 第51-53页 |
| ·DUC 的仿真和验证 | 第53-58页 |
| ·数控振荡器及混频器的仿真和验证 | 第53-55页 |
| ·内插 HB 滤波器 | 第55-56页 |
| ·CIC 内插滤波器 | 第56页 |
| ·基于补偿技术的级联余弦滤波器 | 第56-57页 |
| ·DUC 的整体仿真和验证 | 第57-58页 |
| ·数字变频的逻辑实现 | 第58-65页 |
| ·逻辑综合概念 | 第58-59页 |
| ·DC 的优化过程 | 第59-62页 |
| ·DC 综合策略 | 第62-64页 |
| ·ASIC 综合结果 | 第64-65页 |
| ·本章小结 | 第65-67页 |
| 第五章 结束语 | 第67-69页 |
| ·论文总结 | 第67-68页 |
| ·工作展望 | 第68-69页 |
| 致谢 | 第69-71页 |
| 参考文献 | 第71-75页 |
| 研究成果 | 第75-76页 |