多核Cache替换策略模型研究
摘要 | 第1-10页 |
ABSTRACT | 第10-12页 |
第一章 绪论 | 第12-18页 |
·课题背景 | 第12-16页 |
·集成电路进入纳米时代 | 第12-13页 |
·微处理器进入多核时代 | 第13-15页 |
·“存储墙”问题日益突出 | 第15-16页 |
·研究意义及主要工作 | 第16-17页 |
·Cache 替换策略模型的研究意义 | 第16页 |
·主要研究内容及创新 | 第16-17页 |
·论文结构 | 第17-18页 |
第二章 多核Cache 替换策略研究 | 第18-32页 |
·多核Cache 组织结构 | 第18-20页 |
·Cache 基本概念 | 第18-19页 |
·多核处理器Cache 组织结构 | 第19-20页 |
·多核Cache 替换策略研究 | 第20-26页 |
·替换策略的细分 | 第20-21页 |
·多核LLC 管理问题 | 第21-22页 |
·多核LLC 替换策略研究 | 第22-24页 |
·目前研究中存在的不足 | 第24-26页 |
·替换策略模型研究 | 第26-30页 |
·LRU 模型 | 第26-27页 |
·Analytical 模型 | 第27-29页 |
·Stochastic 模型 | 第29-30页 |
·模型比较 | 第30页 |
·小结 | 第30-32页 |
第三章 Cache 动态插入策略模型 | 第32-50页 |
·模型基本结构 | 第32-37页 |
·动态插入策略 | 第32-33页 |
·DIPM 的优化目标 | 第33-34页 |
·DIPM 模型结构 | 第34-37页 |
·输入访存序列分布的计算 | 第37页 |
·单循环序列失效率计算 | 第37-43页 |
·Markov 链基本概念 | 第38-39页 |
·提升流序列失效率计算 | 第39-41页 |
·插入流序列失效率计算 | 第41-43页 |
·状态转移概率的计算 | 第43-47页 |
·首次访存概率 | 第43页 |
·首次访存命中概率 | 第43-45页 |
·非首次访存命中概率 | 第45-47页 |
·整体失效率的计算 | 第47-48页 |
·一步迭代整体失效率计算 | 第47页 |
·使用迭代法求出整体失效率 | 第47-48页 |
·小结 | 第48-50页 |
第四章 模型计算加速技术 | 第50-60页 |
·模型复杂度分析 | 第50-52页 |
·输入序列分布估计的计算复杂性 | 第50-51页 |
·单循环序列失效率计算的复杂性 | 第51页 |
·整体重用距离命中率计算的复杂性 | 第51页 |
·迭代算法的计算复杂性 | 第51-52页 |
·单序列失效率计算加速 | 第52-56页 |
·循环序列命中率分析及加速 | 第52-55页 |
·动态规划加速 | 第55-56页 |
·整体失效率计算加速 | 第56-59页 |
·截断误差 | 第59页 |
·小结 | 第59-60页 |
第五章 模型评价 | 第60-70页 |
·模型评价方法 | 第60-61页 |
·评价平台 | 第60-61页 |
·评价指标及评价流程 | 第61页 |
·模型评价 | 第61-63页 |
·模型误差分析 | 第63-68页 |
·输入流分布的误差分析 | 第64-65页 |
·提升流与插入流模型误差分析 | 第65-67页 |
·整体误差分析 | 第67-68页 |
·动态插入策略的评价 | 第68-69页 |
·小结 | 第69-70页 |
第六章结束语 | 第70-72页 |
·工作总结 | 第70页 |
·工作展望 | 第70-72页 |
致谢 | 第72-74页 |
参考文献 | 第74-78页 |
作者在学期间取得的学术成果 | 第78页 |