首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

多核Cache替换策略模型研究

摘要第1-10页
ABSTRACT第10-12页
第一章 绪论第12-18页
   ·课题背景第12-16页
     ·集成电路进入纳米时代第12-13页
     ·微处理器进入多核时代第13-15页
     ·“存储墙”问题日益突出第15-16页
   ·研究意义及主要工作第16-17页
     ·Cache 替换策略模型的研究意义第16页
     ·主要研究内容及创新第16-17页
   ·论文结构第17-18页
第二章 多核Cache 替换策略研究第18-32页
   ·多核Cache 组织结构第18-20页
     ·Cache 基本概念第18-19页
     ·多核处理器Cache 组织结构第19-20页
   ·多核Cache 替换策略研究第20-26页
     ·替换策略的细分第20-21页
     ·多核LLC 管理问题第21-22页
     ·多核LLC 替换策略研究第22-24页
     ·目前研究中存在的不足第24-26页
   ·替换策略模型研究第26-30页
     ·LRU 模型第26-27页
     ·Analytical 模型第27-29页
     ·Stochastic 模型第29-30页
     ·模型比较第30页
   ·小结第30-32页
第三章 Cache 动态插入策略模型第32-50页
   ·模型基本结构第32-37页
     ·动态插入策略第32-33页
     ·DIPM 的优化目标第33-34页
     ·DIPM 模型结构第34-37页
   ·输入访存序列分布的计算第37页
   ·单循环序列失效率计算第37-43页
     ·Markov 链基本概念第38-39页
     ·提升流序列失效率计算第39-41页
     ·插入流序列失效率计算第41-43页
   ·状态转移概率的计算第43-47页
     ·首次访存概率第43页
     ·首次访存命中概率第43-45页
     ·非首次访存命中概率第45-47页
   ·整体失效率的计算第47-48页
     ·一步迭代整体失效率计算第47页
     ·使用迭代法求出整体失效率第47-48页
   ·小结第48-50页
第四章 模型计算加速技术第50-60页
   ·模型复杂度分析第50-52页
     ·输入序列分布估计的计算复杂性第50-51页
     ·单循环序列失效率计算的复杂性第51页
     ·整体重用距离命中率计算的复杂性第51页
     ·迭代算法的计算复杂性第51-52页
   ·单序列失效率计算加速第52-56页
     ·循环序列命中率分析及加速第52-55页
     ·动态规划加速第55-56页
   ·整体失效率计算加速第56-59页
   ·截断误差第59页
   ·小结第59-60页
第五章 模型评价第60-70页
   ·模型评价方法第60-61页
     ·评价平台第60-61页
     ·评价指标及评价流程第61页
   ·模型评价第61-63页
   ·模型误差分析第63-68页
     ·输入流分布的误差分析第64-65页
     ·提升流与插入流模型误差分析第65-67页
     ·整体误差分析第67-68页
   ·动态插入策略的评价第68-69页
   ·小结第69-70页
第六章结束语第70-72页
   ·工作总结第70页
   ·工作展望第70-72页
致谢第72-74页
参考文献第74-78页
作者在学期间取得的学术成果第78页

论文共78页,点击 下载论文
上一篇:基于虚拟机的多核系统确定执行技术研究
下一篇:多核处理器下三维片上存储结构研究