基于FPGA的数字相位计的研究与实现
第一章 绪论 | 第1-11页 |
·论文研究的背景 | 第8页 |
·国内外相位检测技术的发展趋势 | 第8-9页 |
·论文研究的主要内容及目的 | 第9-10页 |
·论文研究的主要目的 | 第9页 |
·论文研究的主要内容 | 第9-10页 |
·论文的意义 | 第10-11页 |
第二章 相位的测量方法 | 第11-18页 |
·模拟式直读相位计 | 第11-12页 |
·自动数字测相 | 第12-14页 |
·基于傅立叶变换的相位测量方法 | 第14-16页 |
·基于FFT算法的数字相位计的设计 | 第16-18页 |
第三章 FFT算法分析及硬件实现方案 | 第18-33页 |
·FFT算法综述 | 第18-19页 |
·基2、基4FFT算法分析与比较 | 第19-29页 |
·基2快速傅立叶变换 | 第19-24页 |
·基4快速傅立叶变换 | 第24-28页 |
·基2FFT与基4FFT的算法比较 | 第28-29页 |
·FFT算法硬件实现方案的探讨 | 第29-33页 |
·通用DSP处理器方案 | 第29-31页 |
·ASIC方案 | 第31页 |
·可编程逻辑器件方案 | 第31-33页 |
第四章 FPGA及其开发技术 | 第33-42页 |
·FPGA简介 | 第33-34页 |
·FPGA芯片的典型内部结构 | 第34-37页 |
·基于FPGA的系统的开发过程 | 第37-40页 |
·VHDL语言 | 第40-42页 |
第五章 FFT算法的FPGA实现 | 第42-71页 |
·FFT处理机的常用硬件结构 | 第42-45页 |
·FFT硬件处理系统的优化 | 第45-52页 |
·提高FFT处理机速度的措施 | 第45-49页 |
·提高FFT处理器的运算精度的方案选择 | 第49-52页 |
·FFT硬件处理系统的构建 | 第52-53页 |
·蝶形运算单元的设计 | 第53-57页 |
·双端口RAM的定制 | 第57-58页 |
·旋转因子ROM的定制 | 第58-60页 |
·控制单元的设计 | 第60-64页 |
·地址发生器的设计 | 第64-70页 |
·时钟管理电路 | 第70-71页 |
第六章 设计结果及分析 | 第71-75页 |
·设计结果 | 第71-74页 |
·设计结果分析 | 第74-75页 |
第七章 总结与展望 | 第75-76页 |
致谢 | 第76-77页 |
参考文献 | 第77-78页 |