摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·课题的目的与意义 | 第7-8页 |
·国际国内发展状况 | 第8-9页 |
·本文的章节安排和主要工作 | 第9-11页 |
第二章 模数转换器概述 | 第11-19页 |
·ADC的基本原理 | 第11-12页 |
·ADC的分类 | 第12-16页 |
·全并行ADC | 第12-13页 |
·两步式ADC(Two-Step Flash ADC) | 第13-14页 |
·逐次逼近型ADC | 第14页 |
·流水线ADC | 第14-15页 |
·过采样∑-△ADC | 第15-16页 |
·ADC的主要性能参数 | 第16-19页 |
·静态性能参数 | 第16-18页 |
·动态性能参数 | 第18-19页 |
第三章 流水线ADC的总体结构设计 | 第19-31页 |
·流水线ADC的结构和工作原理 | 第19-21页 |
·流水线ADC的整体结构的确定 | 第21-25页 |
·级数及每级位数的确定 | 第21-23页 |
·采样保持电路结构的选择 | 第23-24页 |
·MDAC基本结构的确定 | 第24-25页 |
·流水线ADC中的数字校正技术 | 第25-31页 |
第四章 流水线ADC中关键单元电路的实现 | 第31-63页 |
·采样保持电路的设计 | 第31-35页 |
·第一级2.5位/级的实现 | 第35-52页 |
·2.5位子ADC的结构 | 第35-37页 |
·子ADC中比较器的电路设计 | 第37-40页 |
·第一级编码电路的实现 | 第40-41页 |
·2.5位MDAC结构的实现 | 第41-44页 |
·2.5位MDAC中运算放大器的设计 | 第44-47页 |
·共模反馈电路的设计 | 第47-49页 |
·时钟提升电路的设计 | 第49-52页 |
·第二级1.5位/级的实现 | 第52-55页 |
·1.5位子ADC的实现 | 第52-53页 |
·1.5位MDAC的实现 | 第53-54页 |
·1.5位MDAC中运算放大器的设计 | 第54-55页 |
·流水线ADC其余各级的实现 | 第55-56页 |
·时钟电路的设计 | 第56-57页 |
·带隙基准 | 第57-58页 |
·延迟对准单元和数字校正电路的设计 | 第58-63页 |
·延迟对准单元的设计 | 第59-60页 |
·数字校正电路的设计 | 第60-63页 |
第五章 电路的仿真与分析 | 第63-75页 |
·运算放大器的仿真与分析 | 第63-65页 |
·比较器的仿真 | 第65-66页 |
·MDAC的仿真 | 第66-68页 |
·第一级MDAC的仿真 | 第66-67页 |
·第二级MDAC的仿真与分析 | 第67-68页 |
·时钟提升电路的仿真 | 第68-69页 |
·电路的总体仿真 | 第69-72页 |
·版图的设计 | 第72-75页 |
第六章 结论与展望 | 第75-77页 |
致谢 | 第77-79页 |
参考文献 | 第79-83页 |
研究成果 | 第83-84页 |