首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

12位高速高精度ADC的研究与设计

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-11页
   ·课题的目的与意义第7-8页
   ·国际国内发展状况第8-9页
   ·本文的章节安排和主要工作第9-11页
第二章 模数转换器概述第11-19页
   ·ADC的基本原理第11-12页
   ·ADC的分类第12-16页
     ·全并行ADC第12-13页
     ·两步式ADC(Two-Step Flash ADC)第13-14页
     ·逐次逼近型ADC第14页
     ·流水线ADC第14-15页
     ·过采样∑-△ADC第15-16页
   ·ADC的主要性能参数第16-19页
     ·静态性能参数第16-18页
     ·动态性能参数第18-19页
第三章 流水线ADC的总体结构设计第19-31页
   ·流水线ADC的结构和工作原理第19-21页
   ·流水线ADC的整体结构的确定第21-25页
     ·级数及每级位数的确定第21-23页
     ·采样保持电路结构的选择第23-24页
     ·MDAC基本结构的确定第24-25页
   ·流水线ADC中的数字校正技术第25-31页
第四章 流水线ADC中关键单元电路的实现第31-63页
   ·采样保持电路的设计第31-35页
   ·第一级2.5位/级的实现第35-52页
     ·2.5位子ADC的结构第35-37页
     ·子ADC中比较器的电路设计第37-40页
     ·第一级编码电路的实现第40-41页
     ·2.5位MDAC结构的实现第41-44页
     ·2.5位MDAC中运算放大器的设计第44-47页
     ·共模反馈电路的设计第47-49页
     ·时钟提升电路的设计第49-52页
   ·第二级1.5位/级的实现第52-55页
     ·1.5位子ADC的实现第52-53页
     ·1.5位MDAC的实现第53-54页
     ·1.5位MDAC中运算放大器的设计第54-55页
   ·流水线ADC其余各级的实现第55-56页
   ·时钟电路的设计第56-57页
   ·带隙基准第57-58页
   ·延迟对准单元和数字校正电路的设计第58-63页
     ·延迟对准单元的设计第59-60页
     ·数字校正电路的设计第60-63页
第五章 电路的仿真与分析第63-75页
   ·运算放大器的仿真与分析第63-65页
   ·比较器的仿真第65-66页
   ·MDAC的仿真第66-68页
     ·第一级MDAC的仿真第66-67页
     ·第二级MDAC的仿真与分析第67-68页
   ·时钟提升电路的仿真第68-69页
   ·电路的总体仿真第69-72页
   ·版图的设计第72-75页
第六章 结论与展望第75-77页
致谢第77-79页
参考文献第79-83页
研究成果第83-84页

论文共84页,点击 下载论文
上一篇:金属露天矿卡车生产调度系统研究
下一篇:巴基斯坦巴罗塔水电站楼宇自控系统的设计与应用