摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-11页 |
·无人机测控系统数据链 | 第7-8页 |
·频率合成技术简介 | 第8-9页 |
·频率合成技术的发展动态 | 第9-10页 |
·本文的主要工作 | 第10-11页 |
第二章 锁相式频率合成技术 | 第11-25页 |
·锁相环工作原理 | 第11-12页 |
·锁相环相位数学模型和环路基本方程 | 第12-15页 |
·锁相环相位数学模型 | 第12-14页 |
·锁相环环路基本方程 | 第14-15页 |
·锁相环线性性能分析 | 第15-22页 |
·线性化的相位数学模型 | 第15页 |
·锁相环相位传递函数 | 第15-18页 |
·锁相环频率响应 | 第18-22页 |
·锁相环的稳定性 | 第22-23页 |
·锁相环的非线性分析 | 第23-24页 |
·本章小结 | 第24-25页 |
第三章 直接数字频率合成技术 | 第25-37页 |
·DDS基本结构及原理 | 第25-27页 |
·DDS基本结构 | 第25-26页 |
·DDS基本原理 | 第26-27页 |
·DDS频谱分析 | 第27-34页 |
·理想 DDS的频谱 | 第27-30页 |
·DDS噪声分析 | 第30-34页 |
·DDS性能评估 | 第34-35页 |
·本章小结 | 第35-37页 |
第四章 频率源工程设计方案的选择 | 第37-47页 |
·DDS+PLL式频率合成器概述 | 第37-38页 |
·DDS+PLL式频率合成器的组合方式 | 第38-39页 |
·DDS作为锁相环分频器的设计依据 | 第39-41页 |
·DDS作为锁相环分频器的 DDS+PLL性能分析 | 第41-42页 |
·DDS+PLL系统中的相位噪声 | 第41页 |
·DDS+PLL频率合成器中的杂散抑制 | 第41-42页 |
·工程设计方案 | 第42-45页 |
·基于 MC12210的发射机主振源实现方案 | 第42-44页 |
·基于 AD9858的接收机本振源实现方案 | 第44-45页 |
·本章小结 | 第45-47页 |
第五章 工程实现 | 第47-71页 |
·基于 MC12210的锁相环频率合成器系统设计 | 第47-55页 |
·系统总体方案 | 第47-48页 |
·系统软硬件设计 | 第48-52页 |
·调试结果 | 第52-55页 |
·基于 AD9858芯片的 DDS+PLL频率合成器系统设计 | 第55-69页 |
·系统总体方案 | 第55-56页 |
·系统软硬件设计 | 第56-66页 |
·调试结果 | 第66-69页 |
·产品实物图 | 第69-71页 |
结束语 | 第71-73页 |
致谢 | 第73-75页 |
参考文献 | 第75-77页 |
在读期间研究成果 | 第77-79页 |