| 第一章 绪论 | 第1-12页 |
| ·单片机技术的发展 | 第10-11页 |
| ·本课题的选题目的和意义 | 第11-12页 |
| 第二章 RISC结构8位MCU的性能与结构特点 | 第12-17页 |
| ·芯片主要性能特点 | 第12页 |
| ·具有RISC特点的高性能CPU | 第12页 |
| ·芯片外围特性 | 第12页 |
| ·微处理器特性 | 第12页 |
| ·芯片结构 | 第12-16页 |
| ·引脚说明 | 第12-13页 |
| ·内部结构 | 第13-16页 |
| ·精简指令集计算机(RISC)结构 | 第13-15页 |
| ·哈佛(Harvard)双总线结构 | 第15-16页 |
| ·两级指令流水线结构 | 第16页 |
| ·设计方法 | 第16-17页 |
| 第三章 RISC结构8位MCU的模块设计 | 第17-85页 |
| ·监视定时器(Watch Dog Timer) | 第17-19页 |
| ·看门狗电路工作原理 | 第17-18页 |
| ·看门狗电路的设计与仿真 | 第18-19页 |
| ·时钟选择及复位控制电路(CLKSEL&RST) | 第19-23页 |
| ·时钟选择及复位控制电路工作原理 | 第19-20页 |
| ·时钟选择及复位控制电路的设计与仿真 | 第20-23页 |
| ·节拍信号发生器(SGEN) | 第23-24页 |
| ·节拍信号发生器工作原理 | 第23页 |
| ·节拍信号发生器的设计与仿真 | 第23-24页 |
| ·程序存储器(ROM) | 第24-26页 |
| ·程序存储器工作原理 | 第24-25页 |
| ·程序存储器的设计与仿真 | 第25-26页 |
| ·指令译码器(IDEC) | 第26-33页 |
| ·指令集 | 第26-28页 |
| ·字节操作类指令 | 第26-27页 |
| ·位操作类指令 | 第27-28页 |
| ·立即数操作类指令和控制类指令 | 第28页 |
| ·指令译码器工作原理 | 第28-29页 |
| ·指令译码器的设计 | 第29页 |
| ·指令译码后微控制信号的组别划分 | 第29-31页 |
| ·指令译码器的仿真波形 | 第31-33页 |
| ·控制器(CONTROLLER) | 第33-35页 |
| ·控制器工作原理 | 第33-34页 |
| ·控制器的设计与仿真 | 第34-35页 |
| ·数据存储器(RAM) | 第35-38页 |
| ·数据存储器工作原理 | 第35-36页 |
| ·数据存储器的设计与仿真 | 第36-38页 |
| ·地址多址器(ADDRX) | 第38-41页 |
| ·地址多址器工作原理 | 第38-40页 |
| ·地址多址器的设计与仿真 | 第40-41页 |
| ·算术逻辑单元(ALU) | 第41-55页 |
| ·算术逻辑单元工作原理 | 第41-44页 |
| ·算术逻辑单元的设计与仿真 | 第44-48页 |
| ·算术逻辑单元中执行35条指令的分析 | 第48-55页 |
| ·ADDWF | 第48页 |
| ·ADDLW | 第48-49页 |
| ·SUBWF | 第49页 |
| ·SUBLW | 第49页 |
| ·INCF | 第49页 |
| ·INCFSZ | 第49页 |
| ·DECF | 第49-50页 |
| ·DECFSZ | 第50页 |
| ·ANDWF | 第50页 |
| ·ANDLW | 第50页 |
| ·IORWF | 第50-51页 |
| ·IORLW | 第51页 |
| ·XORWF | 第51页 |
| ·XORLW | 第51页 |
| ·MOVF | 第51页 |
| ·MOVLW、RETLW | 第51页 |
| ·RLF、RRF、SWAPF | 第51-52页 |
| ·COMF | 第52页 |
| ·CLRF | 第52页 |
| ·CLRW | 第52页 |
| ·MOVWF | 第52-53页 |
| ·NOP | 第53页 |
| ·CLRWDT、RETFIE、RETURN、SLEEP | 第53页 |
| ·GOTO、CALL | 第53页 |
| ·BCF | 第53页 |
| ·BSF | 第53-54页 |
| ·BTFSC、BTFSS | 第54页 |
| ·关于执行修改PC值指令的说明 | 第54-55页 |
| ·程序状态字电路(PSW) | 第55-58页 |
| ·程序状态字电路工作原理 | 第55-57页 |
| ·进位标志CF | 第55-56页 |
| ·辅助进位标志HF | 第56页 |
| ·零标志ZF | 第56页 |
| ·低功耗标志PDb | 第56页 |
| ·监视定时器溢出标志TOb | 第56页 |
| ·页面选择控制位RP0 | 第56-57页 |
| ·程序状态字电路的设计与仿真 | 第57-58页 |
| ·程序计数器(PCNT) | 第58-62页 |
| ·程序计数器工作原理 | 第58-62页 |
| ·GOTO、CALL | 第59-60页 |
| ·系统发生中断(IEXE为1) | 第60页 |
| ·RETFIE 、RETURN、RETLW | 第60-62页 |
| ·修改PC低八位指针值但非CALL、GOTO指令 | 第62页 |
| ·程序计数器的设计与仿真 | 第62页 |
| ·定时计数器0(TMR0) | 第62-73页 |
| ·定时计数器0工作原理 | 第62-73页 |
| ·{fEXT, fWDT}为01B | 第65-67页 |
| ·{fEXT, fWDT}为11B | 第67-70页 |
| ·{fEXT, fWDT}为00B | 第70页 |
| ·{fEXT, fWDT}为10B | 第70-73页 |
| ·定时计数器0的设计与仿真 | 第73页 |
| ·端口A(PORTA) | 第73-74页 |
| ·端口A工作原理 | 第73-74页 |
| ·端口A的设计与仿真 | 第74页 |
| ·端口B及中断控制电路(PORTB&INT) | 第74-82页 |
| ·端口B及中断控制电路工作原理 | 第74-79页 |
| ·端口B及中断控制电路的设计与仿真 | 第79-82页 |
| ·乘法器(MULTI) | 第82-85页 |
| ·乘法器工作原理 | 第82-83页 |
| ·乘法器的设计与仿真 | 第83-85页 |
| 第四章 RISC结构8位MCU的逻辑综合 | 第85-89页 |
| ·Design Compiler简介 | 第85-87页 |
| ·Design Compiler用户界面 | 第85页 |
| ·Design Compiler的设置文件 | 第85-86页 |
| ·Design Compiler的库要求 | 第86页 |
| ·Design Compiler的库设定 | 第86页 |
| ·Design Compiler的综合流程 | 第86-87页 |
| ·RISC结构8位MCU的综合 | 第87-89页 |
| 第五章 RISC结构8位MCU的布局布线 | 第89-93页 |
| ·时序驱动布局布线简介 | 第89-90页 |
| ·布局 | 第89页 |
| ·布线 | 第89-90页 |
| ·RISC结构8位MCU的布局布线 | 第90-93页 |
| ·布局 | 第90-91页 |
| ·布线 | 第91-92页 |
| ·电路验证 | 第92-93页 |
| 第六章 RISC结构8位MCU的系统仿真 | 第93-100页 |
| ·RISC结构8位MCU三十五条指令验证程序 | 第93-96页 |
| ·RISC结构8位MCU三十五条指令部分仿真波形 | 第96-97页 |
| ·RISC结构8位MCU实现的流量计仿真波形 | 第97-100页 |
| 总 结 | 第100-101页 |
| 参考文献 | 第101-103页 |
| 发表论文和参加科研情况说明 | 第103-104页 |
| 致 谢 | 第104页 |