基于DDS的任意波形发生器的研制
第一章 绪论 | 第1-12页 |
§1.1 引言 | 第7-8页 |
§1.2 DDS技术的发展经历和特点 | 第8-9页 |
§1.3 基于DDS的任意波形发生器 | 第9-10页 |
§1.4 本文所研究的内容和所做的工作 | 第10-12页 |
第二章 DDS频谱分析及改善杂散方法的研究 | 第12-28页 |
§2.1 DDS的基本原理 | 第12-13页 |
§2.2 DDS的频谱分析 | 第13-19页 |
2.2.1 理想谱分析 | 第13-14页 |
2.2.2 杂散模型及杂散分析 | 第14-19页 |
§2.3 杂散消除方法及仿真分析 | 第19-25页 |
2.3.1 几种经典方法的分析 | 第19-22页 |
2.3.2 本课题所采用的方法及仿真分析 | 第22-25页 |
§2.4 一种改进的ROM压缩方法的研究 | 第25-28页 |
第三章 基于DDS的任意波形发生器的总体设计方案 | 第28-38页 |
§3.1 总体介绍 | 第28-30页 |
§3.2 微处理器和接口电路的设计 | 第30-34页 |
3.2.1 微处理器的功能和主要接口简介 | 第30-31页 |
3.2.2 键盘和显示模块接口 | 第31-32页 |
3.2.3 频率控制字的计算方法 | 第32-34页 |
§3.3 DDS主通道的基本设计 | 第34-35页 |
§3.4 地址总线控制模块的设计 | 第35-36页 |
§3.5 数据总线控制模块的设计 | 第36-38页 |
第四章 CPLD技术及其开发软件 | 第38-45页 |
§4.1 可编程逻辑器件简介 | 第38-39页 |
§4.2 CPLD器件及其应用 | 第39-41页 |
4.2.1 复杂可编程逻辑器件的种类及其特点 | 第39-40页 |
4.2.2 CPLD器件的结构和开发流程 | 第40-41页 |
§4.3 CPLD的开发软件 | 第41-45页 |
4.3.1 MAX-PLUSⅡ及其特点 | 第41-42页 |
4.3.2 MAX-PLUSⅡ软件流程 | 第42-45页 |
第五章 DDS主通道的CPLD实现 | 第45-54页 |
§5.1 主通道的基本功能和硬件指标 | 第45页 |
§5.2 累加功能模块的硬件实现 | 第45-50页 |
5.2.1 频率控制字接收模块 | 第45-46页 |
5.2.2 相位累加器模块 | 第46-49页 |
5.2.3 相位地址码转换模块 | 第49-50页 |
§5.3 扰码产生器模块的硬件实现 | 第50-52页 |
§5.4 D/A及幅度调节电路的硬件实现 | 第52-54页 |
结束语 | 第54-55页 |
致谢 | 第55-56页 |
参考文献 | 第56-58页 |
附录一 (整个系统的原理图和PCB图) | 第58-59页 |
附录二 (作者在硕士期间发表的论文) | 第59-60页 |
硕士期间发表的论文 | 第60页 |