首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--频率合成技术、频率合成器论文

基于DDS的任意波形发生器的研制

第一章 绪论第1-12页
 §1.1 引言第7-8页
 §1.2 DDS技术的发展经历和特点第8-9页
 §1.3 基于DDS的任意波形发生器第9-10页
 §1.4 本文所研究的内容和所做的工作第10-12页
第二章 DDS频谱分析及改善杂散方法的研究第12-28页
 §2.1 DDS的基本原理第12-13页
 §2.2 DDS的频谱分析第13-19页
  2.2.1 理想谱分析第13-14页
  2.2.2 杂散模型及杂散分析第14-19页
 §2.3 杂散消除方法及仿真分析第19-25页
  2.3.1 几种经典方法的分析第19-22页
  2.3.2 本课题所采用的方法及仿真分析第22-25页
 §2.4 一种改进的ROM压缩方法的研究第25-28页
第三章 基于DDS的任意波形发生器的总体设计方案第28-38页
 §3.1 总体介绍第28-30页
 §3.2 微处理器和接口电路的设计第30-34页
  3.2.1 微处理器的功能和主要接口简介第30-31页
  3.2.2 键盘和显示模块接口第31-32页
  3.2.3 频率控制字的计算方法第32-34页
 §3.3 DDS主通道的基本设计第34-35页
 §3.4 地址总线控制模块的设计第35-36页
 §3.5 数据总线控制模块的设计第36-38页
第四章 CPLD技术及其开发软件第38-45页
 §4.1 可编程逻辑器件简介第38-39页
 §4.2 CPLD器件及其应用第39-41页
  4.2.1 复杂可编程逻辑器件的种类及其特点第39-40页
  4.2.2 CPLD器件的结构和开发流程第40-41页
 §4.3 CPLD的开发软件第41-45页
  4.3.1 MAX-PLUSⅡ及其特点第41-42页
  4.3.2 MAX-PLUSⅡ软件流程第42-45页
第五章 DDS主通道的CPLD实现第45-54页
 §5.1 主通道的基本功能和硬件指标第45页
 §5.2 累加功能模块的硬件实现第45-50页
  5.2.1 频率控制字接收模块第45-46页
  5.2.2 相位累加器模块第46-49页
  5.2.3 相位地址码转换模块第49-50页
 §5.3 扰码产生器模块的硬件实现第50-52页
 §5.4 D/A及幅度调节电路的硬件实现第52-54页
结束语第54-55页
致谢第55-56页
参考文献第56-58页
附录一 (整个系统的原理图和PCB图)第58-59页
附录二 (作者在硕士期间发表的论文)第59-60页
硕士期间发表的论文第60页

论文共60页,点击 下载论文
上一篇:分组无线干线网的流量和拥塞控制技术及其性能仿真
下一篇:等离子体刻蚀轮廓的数值研究