面向无线数字音频信号处理的SoC设计
目次 | 第1-7页 |
致谢 | 第7-8页 |
摘要 | 第8-9页 |
ABSTRACT | 第9-10页 |
插图和附表清单 | 第10-12页 |
1 绪论 | 第12-17页 |
·课题的背景及意义 | 第12-14页 |
·无线数字音频处理技术发展现状 | 第14-15页 |
·数字音频无线传输技术及其研究现状 | 第14-15页 |
·SoC设计技术及其现状 | 第15页 |
·本文所作的工作及内容安排 | 第15-17页 |
2 CALLIOPE SOC 体系结构 | 第17-34页 |
·CALLIOPE SoC硬件结构设计 | 第17-19页 |
·核心处理器CK510E | 第19-24页 |
·CK510E指令集 | 第20-21页 |
·流水线结构 | 第21-23页 |
·数据组织格式 | 第23-24页 |
·主要外围IP功能模块 | 第24-28页 |
·功耗管理单元 | 第24-25页 |
·DMA控制器 | 第25-26页 |
·GPI0 | 第26页 |
·定时器 | 第26页 |
·看门狗定时器 | 第26-27页 |
·中断控制器 | 第27页 |
·SPI接口 | 第27-28页 |
·I~2S&S/PDIF数字音频接口 | 第28页 |
·FEC Codec | 第28页 |
·CALLIOPE SoC片上互连机制 | 第28-33页 |
·高速设备互连 | 第29-32页 |
·低速外设互连 | 第32-33页 |
·本章小结 | 第33-34页 |
3 基于AMBA总线的双协议数字音频接口设计 | 第34-44页 |
·I~2S接口 | 第34-37页 |
·I~2S数据传输模式 | 第35页 |
·I~2S总线接口硬件实现 | 第35-36页 |
·I~2S控制模块设计 | 第36-37页 |
·S/PDIF数字音频接口 | 第37-40页 |
·S/PDIF编码格式 | 第37-38页 |
·S/PDIF帧格式 | 第38-39页 |
·S/PDIF接口硬件实现 | 第39-40页 |
·双协议数字音频接口硬件实现 | 第40-41页 |
·实验结果与分析 | 第41-43页 |
·模块验证 | 第41-42页 |
·综合结果分析 | 第42-43页 |
·本章小结 | 第43-44页 |
4 前向纠错编解码器设计与实现 | 第44-66页 |
·纠错编码的理论基础和基本原理 | 第44-52页 |
·群、环、域基本概念 | 第44-47页 |
·纠错编码基本原理 | 第47-52页 |
·RS(32,24)编解码器硬件实现 | 第52-63页 |
·RS(32,24)编码器实现 | 第53-58页 |
·RS(32,24)解码器实现 | 第58-63页 |
·实验结果 | 第63-65页 |
·本章小结 | 第65-66页 |
5 音频编解码器的实现与系统性能评估 | 第66-75页 |
·音频编解码器的实现 | 第66-71页 |
·SBC音频编解码器的实现 | 第66-70页 |
·汇编代码优化 | 第70-71页 |
·系统性能评估 | 第71-74页 |
·系统功耗测试 | 第72-73页 |
·不同编解码算法实现对频率的要求 | 第73-74页 |
·本章小结 | 第74-75页 |
6 总结与展望 | 第75-77页 |
·总结 | 第75-76页 |
·展望 | 第76-77页 |
参考文献 | 第77-80页 |
作者简历 | 第80页 |