首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

面向无线数字音频信号处理的SoC设计

目次第1-7页
致谢第7-8页
摘要第8-9页
ABSTRACT第9-10页
插图和附表清单第10-12页
1 绪论第12-17页
   ·课题的背景及意义第12-14页
   ·无线数字音频处理技术发展现状第14-15页
     ·数字音频无线传输技术及其研究现状第14-15页
     ·SoC设计技术及其现状第15页
   ·本文所作的工作及内容安排第15-17页
2 CALLIOPE SOC 体系结构第17-34页
   ·CALLIOPE SoC硬件结构设计第17-19页
   ·核心处理器CK510E第19-24页
     ·CK510E指令集第20-21页
     ·流水线结构第21-23页
     ·数据组织格式第23-24页
   ·主要外围IP功能模块第24-28页
     ·功耗管理单元第24-25页
     ·DMA控制器第25-26页
     ·GPI0第26页
     ·定时器第26页
     ·看门狗定时器第26-27页
     ·中断控制器第27页
     ·SPI接口第27-28页
     ·I~2S&S/PDIF数字音频接口第28页
     ·FEC Codec第28页
   ·CALLIOPE SoC片上互连机制第28-33页
     ·高速设备互连第29-32页
     ·低速外设互连第32-33页
   ·本章小结第33-34页
3 基于AMBA总线的双协议数字音频接口设计第34-44页
   ·I~2S接口第34-37页
     ·I~2S数据传输模式第35页
     ·I~2S总线接口硬件实现第35-36页
     ·I~2S控制模块设计第36-37页
   ·S/PDIF数字音频接口第37-40页
     ·S/PDIF编码格式第37-38页
     ·S/PDIF帧格式第38-39页
     ·S/PDIF接口硬件实现第39-40页
   ·双协议数字音频接口硬件实现第40-41页
   ·实验结果与分析第41-43页
     ·模块验证第41-42页
     ·综合结果分析第42-43页
   ·本章小结第43-44页
4 前向纠错编解码器设计与实现第44-66页
   ·纠错编码的理论基础和基本原理第44-52页
     ·群、环、域基本概念第44-47页
     ·纠错编码基本原理第47-52页
   ·RS(32,24)编解码器硬件实现第52-63页
     ·RS(32,24)编码器实现第53-58页
     ·RS(32,24)解码器实现第58-63页
   ·实验结果第63-65页
   ·本章小结第65-66页
5 音频编解码器的实现与系统性能评估第66-75页
   ·音频编解码器的实现第66-71页
     ·SBC音频编解码器的实现第66-70页
     ·汇编代码优化第70-71页
   ·系统性能评估第71-74页
     ·系统功耗测试第72-73页
     ·不同编解码算法实现对频率的要求第73-74页
   ·本章小结第74-75页
6 总结与展望第75-77页
   ·总结第75-76页
   ·展望第76-77页
参考文献第77-80页
作者简历第80页

论文共80页,点击 下载论文
上一篇:AHB接口8051兼容处理器IP设计研究
下一篇:触摸屏控制器设计及手写字符识别技术研究