基于FPGA的数字电视TS流传输格式转换系统
摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-13页 |
·研究背景 | 第7-11页 |
·网络电视 | 第7-8页 |
·流媒体简介 | 第8-10页 |
·数字电视介绍 | 第10-11页 |
·课题研究的问题及其意义 | 第11-12页 |
·论文内容安排 | 第12-13页 |
第二章 TS over IP 相关技术 | 第13-25页 |
·TS over IP 相关技术简介 | 第13-14页 |
·TS 协议分析 | 第14-20页 |
·TS 流分析及其接口 | 第14-16页 |
·ASI 接口 | 第16-19页 |
·SPI 接口 | 第19-20页 |
·传输协议简介 | 第20-25页 |
·网络分层协议 | 第20-21页 |
·TCP 协议和UDP 协议 | 第21-22页 |
·RTP 协议 | 第22-24页 |
·TS 流在RTP 协议中的封装 | 第24-25页 |
第三章 FPGA 平台的软硬件介绍 | 第25-36页 |
·FPGA 介绍 | 第25-26页 |
·FPGA 的结构和原理 | 第26页 |
·DE2 平台 | 第26-29页 |
·SOPC 技术 | 第29-33页 |
·SOPC Builder | 第30-31页 |
·Avalon 总线简介 | 第31-33页 |
·Nios Ⅱ 软核处理器 | 第33-36页 |
·Nios Ⅱ 软核处理器介绍 | 第33-34页 |
·Nios Ⅱ 软核处理器软件开发 | 第34-36页 |
第四章 系统的软件和硬件设计 | 第36-49页 |
·系统设计思路 | 第36-37页 |
·以太网控制器的设计 | 第37-41页 |
·主机接口模块 | 第38页 |
·数据发送模块 | 第38-39页 |
·数据接收模块 | 第39页 |
·MAC 状态模块 | 第39-40页 |
·MAC 控制模块 | 第40页 |
·GMII 接口管理模块 | 第40-41页 |
·TSE IP core | 第41-42页 |
·ASI IP core | 第42-44页 |
·物理层PHY 芯片88E1111 | 第44-47页 |
·88E1111 的接口介绍 | 第45-46页 |
·88E1111 的寄存器介绍 | 第46-47页 |
·系统的SOPC 软核构建 | 第47-49页 |
第五章 系统实验步骤及实验性能 | 第49-53页 |
·程序介绍 | 第49-50页 |
·顶层配置文件 | 第49-50页 |
·MAC 与PHY 之间的功能实现程序 | 第50页 |
·实验验证 | 第50-53页 |
第六章 其他研究内容 | 第53-58页 |
·引言 | 第53-54页 |
·CS 理论中的测量矩阵及数据恢复 | 第54-56页 |
·CS 处理语音信号的实验及分析 | 第56-57页 |
·结束语 | 第57-58页 |
第七章 总结与展望 | 第58-59页 |
·总结 | 第58页 |
·展望 | 第58-59页 |
参考文献 | 第59-61页 |
发表论文和参加科研情况说明 | 第61-62页 |
致谢 | 第62页 |