自动光学检测中基于SRIO的多DSP图像处理系统设计
摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 引言 | 第10-17页 |
·课题研究背景及意义 | 第10-11页 |
·AOI 与其它 PCB 检测方法的比较 | 第11页 |
·国内外现状和发展趋势 | 第11-15页 |
·论文解决的问题及创新 | 第15页 |
·论文的结构安排 | 第15-17页 |
第二章 DSP 并行系统互连方案 | 第17-29页 |
·传统互连总线的问题 | 第17-18页 |
·总线负载 | 第17页 |
·信号偏移 | 第17-18页 |
·更宽总线的代价 | 第18页 |
·PCI 总线的问题 | 第18页 |
·为何选用RAPIDIO | 第18-19页 |
·基本的RAPIDIO 系统 | 第19-22页 |
·RapidIO 的规范体系 | 第20页 |
·RapidIO 互连结构 | 第20-21页 |
·1x/4x LP-Serial | 第21-22页 |
·SRIO 支持的 RAPIDIO 特性 | 第22-23页 |
·SRIO 功能 | 第23-24页 |
·SRIO 的包和控制符号 | 第24-29页 |
·包格式 | 第25-26页 |
·控制符号 | 第26-27页 |
·SRIO 包的类型 | 第27-29页 |
第三章 DSP 并行处理硬件平台设计 | 第29-46页 |
·系统结构设计 | 第29-32页 |
·图像处理模块 | 第29-31页 |
·图像采集与系统控制模块 | 第31-32页 |
·电源设计 | 第32-33页 |
·CAMERA LINK 接口设计 | 第33-36页 |
·信号分类 | 第33-34页 |
·端口分配 | 第34-35页 |
·Camera Link 接口电路设计 | 第35-36页 |
·芯片间通信的SRIO 接口设计 | 第36-40页 |
·SRIO 接口电路 | 第36-37页 |
·PCB 布线规则 | 第37页 |
·SRIO 接口布线要求 | 第37-39页 |
·器件配置 | 第39-40页 |
·DDR2 接口设计 | 第40-42页 |
·千兆以太网接口设计 | 第42-46页 |
·TMS320C6455 片内以太网模块 | 第42-43页 |
·通信接口的硬件电路 | 第43-46页 |
第四章 硬件平台调试 | 第46-69页 |
·DSP/BIOS 实时操作系统 | 第46-55页 |
·DSP/BIOS 的组成 | 第47-49页 |
·LOG 模块 | 第49-50页 |
·STS 模块 | 第50-51页 |
·任务调度(HWI/SWI/TSK) | 第51-52页 |
·同步(SEM/ATM/QUE/MBX)模块 | 第52页 |
·通讯(PIP/SIO/HST) | 第52-54页 |
·RTDX 模块 | 第54-55页 |
·基于DSP/BIOS 的程序开发 | 第55-57页 |
·基于DSP/BIOS 的程序开发流程 | 第55-56页 |
·DSP/BIOS 程序的启动过程 | 第56-57页 |
·SRIO 接口的通信 | 第57-65页 |
·SERDES 及其配置 | 第58-59页 |
·DirectIO 模块 | 第59-60页 |
·SRIO 的初始化 | 第60-65页 |
·SRIO 通信测试 | 第65页 |
·DDR2 存储器的读写测试 | 第65页 |
·千兆以太网接口的通信测试 | 第65-69页 |
·DSP 端以太网通信软件的设计 | 第65-66页 |
·DSP 端以太网底层驱动设计 | 第66-67页 |
·DSP 端以太网应用程序 | 第67页 |
·PC 端以太网通信程序 | 第67-69页 |
第五章 DSP 并行算法设计 | 第69-76页 |
·并行算法设计方法 | 第69-70页 |
·算法的改造 | 第69-70页 |
·重新设计新的算法 | 第70页 |
·DSP 并行图像处理的性能指标 | 第70-71页 |
·小波变换在DSP 并行算法中的应用 | 第71-76页 |
·小波变换的特点和作用 | 第71-75页 |
·基于小波变换的图像增强 | 第75-76页 |
结论与展望 | 第76-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-81页 |
攻读硕士期间发表论文 | 第81-82页 |
附录1 | 第82-83页 |
附录2 | 第83-87页 |
附录3 | 第87-94页 |
附录4 | 第94-100页 |