基于DSP+FPGA的数字电视条件接收系统设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 绪论 | 第7-11页 |
| ·选题的意义 | 第7-8页 |
| ·问题的提出 | 第8页 |
| ·国内外研究状况及趋势 | 第8-10页 |
| ·论文的结构 | 第10-11页 |
| 2 数字电视条件接收系统 | 第11-15页 |
| ·数字电视条件接收系统的原理 | 第11-12页 |
| ·数字电视条件接收实现方式 | 第12-13页 |
| ·TS中有关条件接收系统的规定 | 第13-15页 |
| 3 数字电视条件接收系统的硬件选型和系统设计 | 第15-29页 |
| ·系统总体结构设计 | 第15-16页 |
| ·系统重要芯片介绍 | 第16-21页 |
| ·DSP芯片介绍 | 第17-19页 |
| ·FPGA芯片介绍 | 第19-21页 |
| ·系统的硬件构建 | 第21-26页 |
| ·电源模块与复位模块设计 | 第21-22页 |
| ·系统时钟设计 | 第22-23页 |
| ·DSP与FPGA的接口设计 | 第23页 |
| ·存储器电路的设计 | 第23-25页 |
| ·JTAG接口设计 | 第25页 |
| ·系统接口设计 | 第25-26页 |
| ·系统PCB设计 | 第26-27页 |
| ·小结 | 第27-29页 |
| 4 基于FPGA的加扰及控制设计 | 第29-41页 |
| ·FPGA系统框图 | 第29页 |
| ·基于通用加扰算法(CSA)的加扰器的设计 | 第29-34页 |
| ·通用加扰算法(CSA)描述 | 第29-31页 |
| ·通用加扰算法(CSA)的FPGA实现 | 第31-34页 |
| ·DSP接口模块设计 | 第34-35页 |
| ·数据控制模块设计 | 第35-37页 |
| ·包处理模块设计 | 第37-39页 |
| ·小结 | 第39-41页 |
| 5 基于DSP的加密算法及其实现 | 第41-69页 |
| ·基于DSP的加密算法的整体设计 | 第41页 |
| ·初始化模块与中断服务模块程序设计 | 第41-43页 |
| ·椭圆曲线密码体制(ECC)及其程序设计 | 第43-62页 |
| ·椭圆曲线密码体制概述 | 第43-44页 |
| ·椭圆曲线密码算法的运算法则 | 第44-52页 |
| ·椭圆曲线密码算法的加密原理 | 第52-53页 |
| ·椭圆曲线密码算法的C语言程序设计 | 第53-62页 |
| ·高级加密标准(AES)及设计 | 第62-68页 |
| ·高级加密标准(AES)概述 | 第62-63页 |
| ·AES的基本运算 | 第63-66页 |
| ·高级加密标准(AES)的C语言程序设计 | 第66-68页 |
| ·小结 | 第68-69页 |
| 6 总结与展望 | 第69-71页 |
| ·总结 | 第69-70页 |
| ·展望 | 第70-71页 |
| 致谢 | 第71-73页 |
| 参考文献 | 第73-77页 |
| 附录 | 第77页 |