基于实质蕴涵逻辑的忆阻运算阵列设计及功能实现研究
| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 1 绪论 | 第9-18页 |
| 1.1 引言 | 第9页 |
| 1.2 忆阻器简介 | 第9-11页 |
| 1.3 忆阻逻辑的发展现状 | 第11-16页 |
| 1.4 本课题研究意义及主要研究内容 | 第16-18页 |
| 2 基于实质蕴涵逻辑的忆阻运算阵列设计 | 第18-30页 |
| 2.1 实质蕴涵逻辑简介 | 第18-21页 |
| 2.2 实质蕴涵逻辑的两种实现方式 | 第21-24页 |
| 2.3 基于实质蕴涵逻辑的忆阻运算阵列设计 | 第24-27页 |
| 2.4 阵列中两种逻辑运算模式 | 第27-28页 |
| 2.5 本章小结 | 第28-30页 |
| 3 基于实质蕴涵逻辑的忆阻运算阵列逻辑功能实现 | 第30-45页 |
| 3.1 实测HfO_2忆阻阵列单元特性及参数设定 | 第30-35页 |
| 3.2 阵列中基本布尔逻辑功能的实现 | 第35-42页 |
| 3.3 一位全加器设计 | 第42-44页 |
| 3.4 本章小结 | 第44-45页 |
| 4 忆阻运算阵列中的漏电流问题研究 | 第45-51页 |
| 4.1 漏电流引起的误操作 | 第45-47页 |
| 4.2 漏电流问题解决方案研究 | 第47-50页 |
| 4.3 本章小结 | 第50-51页 |
| 5 总结与展望 | 第51-53页 |
| 5.1 总结 | 第51页 |
| 5.2 展望 | 第51-53页 |
| 致谢 | 第53-55页 |
| 参考文献 | 第55-60页 |
| 附录1 攻读硕士学位期间学术成果 | 第60页 |