摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 课题研究的背景及意义 | 第10-11页 |
1.2 国内外研究动态 | 第11-13页 |
1.3 本文的主要贡献与创新 | 第13页 |
1.4 本论文的结构安排 | 第13-14页 |
第二章 频率综合技术 | 第14-26页 |
2.1 DDS技术 | 第15-20页 |
2.1.1 DDS技术原理 | 第16页 |
2.1.2 DDS技术的特点 | 第16-18页 |
2.1.3 DDS技术的主要缺陷及应用中需要解决的问题 | 第18-20页 |
2.2 锁相环技术 | 第20-24页 |
2.2.1 锁相环的基本构成及原理 | 第20-21页 |
2.2.2 脉冲取样锁相技术 | 第21-23页 |
2.2.3 环路滤波器 | 第23-24页 |
2.3 线性连续调频源方案 | 第24-25页 |
2.4 本章小结 | 第25-26页 |
第三章 Ku波段线性调频频率源设计 | 第26-41页 |
3.1 频率源方案设计 | 第26-27页 |
3.2 器件选择 | 第27-31页 |
3.3 可行性分析 | 第31-32页 |
3.4 原理图及版图设计 | 第32-40页 |
3.4.1 无源电路设计 | 第32-35页 |
3.4.2 程序控制过程 | 第35-38页 |
3.4.3 频率源原理图及加工实物图 | 第38-40页 |
3.5 本章小结 | 第40-41页 |
第四章 频率源调试与测试结果分析 | 第41-52页 |
4.1 DDS调试及测试结果与分析 | 第41-44页 |
4.1.1 DDS输出杂散测试结果 | 第41-43页 |
4.1.2 DDS输出信号相位噪声测试结果 | 第43-44页 |
4.2 PLL的调试及测试结果分析 | 第44-49页 |
4.2.1 第一级锁相环的杂散测试结果 | 第44-45页 |
4.2.2 第一级锁相环相位噪声测试结果 | 第45-46页 |
4.2.3 第一级锁相环扫频测试结果 | 第46-47页 |
4.2.4 第二级锁相环杂散测试结果 | 第47-48页 |
4.2.5 第二级锁相环相位噪声测试结果 | 第48-49页 |
4.3 频率源的最终输出测试结果 | 第49-51页 |
4.3.1 频率源输出线性扫频信号测试结果 | 第49-50页 |
4.3.2 频率源输出相位噪声测试结果 | 第50-51页 |
4.4 本章小结 | 第51-52页 |
第五章K波段单片镜像抑制谐波混频器 | 第52-69页 |
5.1 MMIC器件模型 | 第52-55页 |
5.1.1 MMIC基片材料 | 第52-53页 |
5.1.2 MMIC器件模型及仿真验证 | 第53-54页 |
5.1.3 MMIC电路设计过程中要考虑的问题: | 第54-55页 |
5.2 镜像抑制谐波混频器设计 | 第55-68页 |
5.2.1 混频器的基本理论 | 第55-58页 |
5.2.2 正交耦合器设计 | 第58-60页 |
5.2.3 功分器设计 | 第60-61页 |
5.2.4 谐波混频器的设计 | 第61-65页 |
5.2.5 镜像抑制谐波混频器的设计 | 第65-68页 |
5.3 本章小结 | 第68-69页 |
第六章 结论 | 第69-70页 |
6.1 本文主要内容 | 第69页 |
6.2 本文不足与改进 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-73页 |
攻硕期间取得的研究成果 | 第73-74页 |