宽带可重构全数字锁相环频率综合器的研究与设计
摘要 | 第3-4页 |
ABSTRACT | 第4页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-12页 |
1.1 选题意义 | 第7-8页 |
1.2 全数字锁相环研究现状 | 第8-9页 |
1.3 论文的研究内容和创新点 | 第9-10页 |
1.4 论文组织结构 | 第10-12页 |
第二章 全数字锁相环的环路设计 | 第12-37页 |
2.1 全数字锁相环的环路构架 | 第12-16页 |
2.1.1 全数字锁相环基本构架的分析 | 第12-13页 |
2.1.2 本文中频率综合器的构架和频谱规划 | 第13-16页 |
2.2 全数字锁相环的s域线性模型 | 第16-18页 |
2.3 环路参数设计 | 第18-20页 |
2.4 全数字锁相环的相位噪声模型 | 第20-28页 |
2.4.1 TDC量化噪声 | 第21-22页 |
2.4.2 数控振荡器噪声 | 第22-27页 |
2.4.3 分频器相位噪声 | 第27-28页 |
2.5 全数字锁相环的动态特性 | 第28-29页 |
2.6 环路设计的进一步考虑:杂散 | 第29-37页 |
2.6.1 参考信号杂散 | 第29页 |
2.6.2 分数杂散 | 第29-37页 |
第三章 频率综合器电路的设计与集成 | 第37-58页 |
3.1 宽带数控振荡器的分析与设计 | 第37-46页 |
3.1.1 数控振荡器概述 | 第37-38页 |
3.1.2 宽带数控振荡器实现方案 | 第38-39页 |
3.1.3 HB DCO设计 | 第39-43页 |
3.1.4 LB DCO设计 | 第43-44页 |
3.1.5 DCO接口电路 | 第44-46页 |
3.2 分频器的分析与设计 | 第46-50页 |
3.2.1 电流模二分频器 | 第46-49页 |
3.2.2 TSPC分频器 | 第49-50页 |
3.3 多路选择器的分析与设计 | 第50-53页 |
3.4 自动频率校正 | 第53-58页 |
第四章 可提高数控振荡器频率分辨率的变容管研究 | 第58-65页 |
4.1 提高数控振荡器频率分辨率技术的研究现状 | 第58-63页 |
4.2 一种可提高频率分辨率的新型变容管 | 第63-65页 |
第五章 电路实现和测试 | 第65-84页 |
5.1 芯片实现 | 第65页 |
5.2 测试方案与测试板 | 第65-69页 |
5.2.1 COB方式 | 第66-68页 |
5.2.2 QFN方式 | 第68-69页 |
5.3 COB方式测试结果 | 第69-80页 |
5.3.1 HB DCO测试结果 | 第69-74页 |
5.3.2 LB DCO测试结果 | 第74-79页 |
5.3.3 产生本振信号电路的测试 | 第79-80页 |
5.3.4 COB方式测试结果小结 | 第80页 |
5.4 QFN和COB测试结果的比较 | 第80-81页 |
5.5 高分辨率变容管的测试结果 | 第81-84页 |
第六章 总结与展望 | 第84-87页 |
6.1 总结 | 第84-86页 |
6.2 展望 | 第86-87页 |
参考文献 | 第87-94页 |
硕士学位期间的研究成果 | 第94-96页 |
致谢 | 第96-97页 |