14位DEM D/A转换器的低功耗物理设计
摘要 | 第3-4页 |
Abstract | 第4页 |
第一章 绪论 | 第7-9页 |
1.1 研究意义及背景 | 第7-8页 |
1.2 研究内容与本文组织结构 | 第8-9页 |
第二章 高速流水线DEM译码器 | 第9-13页 |
2.1 DEM的基本原理 | 第9-10页 |
2.2 本文DEM译码电路的设计 | 第10-12页 |
2.3 本章小结 | 第12-13页 |
第三章 DEM译码电路的逻辑综合 | 第13-27页 |
3.1 逻辑综合的流程 | 第13-20页 |
3.1.1 综合库的配置 | 第14页 |
3.1.2 定义综合环境 | 第14-16页 |
3.1.3 设置设计约束 | 第16-17页 |
3.1.4 编译和优化方法 | 第17-20页 |
3.2 逻辑综合中的低功耗设计 | 第20-21页 |
3.3 DEM译码电路的逻辑综合分析 | 第21-26页 |
3.3.1 分析与解决设计问题 | 第21-23页 |
3.3.2 逻辑综合的结果分析与总结 | 第23-26页 |
3.4 本章小结 | 第26-27页 |
第四章 D/A转换器的低功耗物理实现 | 第27-57页 |
4.1 D/A转换器低功耗物理实现概述 | 第27-34页 |
4.1.1 后端设计方法比较 | 第27-30页 |
4.1.2 后端设计软件介绍 | 第30-31页 |
4.1.3 数模混合电路物理设计流程 | 第31-33页 |
4.1.4 基于Astro的后端设计流程 | 第33-34页 |
4.2 建立设计环境 | 第34-37页 |
4.2.1 数据准备 | 第34-36页 |
4.2.2 数据导入及初始化 | 第36-37页 |
4.3 设计规划 | 第37-42页 |
4.3.1 版图总体规划 | 第37-40页 |
4.3.2 电源网络规划 | 第40-42页 |
4.4 时序设置和布局优化 | 第42-46页 |
4.4.1 时序设置 | 第42-45页 |
4.4.2 布局优化 | 第45-46页 |
4.5 时钟树综合 | 第46-50页 |
4.5.1 时钟树综合原理 | 第46-47页 |
4.5.2 时钟树综合结果分析 | 第47-50页 |
4.6 布线 | 第50-55页 |
4.6.1 布线流程 | 第50-51页 |
4.6.2 布线优化 | 第51-55页 |
4.7 本章小结 | 第55-57页 |
第五章 DEM D/A转换器的签核验证 | 第57-67页 |
5.1 基于Calibre物理验证 | 第57-60页 |
5.1.1 DRC | 第57-59页 |
5.1.2 LVS | 第59-60页 |
5.2 静态时序分析 | 第60-63页 |
5.3 功耗分析 | 第63-65页 |
5.3.1 PTPX功耗分析原理 | 第63-64页 |
5.3.2 PTPX功耗分析 | 第64-65页 |
5.4 本章小结 | 第65-67页 |
第六章 总结与展望 | 第67-69页 |
致谢 | 第69-71页 |
参考文献 | 第71-73页 |
研究成果 | 第73页 |