| 摘要 | 第6-7页 |
| Abstract | 第7-8页 |
| 第1章 绪论 | 第10-16页 |
| 1.1 课题研究背景及意义 | 第10-11页 |
| 1.2 国内外研究现状 | 第11-14页 |
| 1.3 本文研究内容及章节安排 | 第14-16页 |
| 第2章 DVB-T系统概述 | 第16-27页 |
| 2.1 DVB-T系统 | 第16-17页 |
| 2.2 DVB-T系统发射机组成 | 第17-25页 |
| 2.2.1 外码模块 | 第17-19页 |
| 2.2.2 内码模块 | 第19-23页 |
| 2.2.3 OFDM模块 | 第23-25页 |
| 2.3 DVB-T系统接收机模型 | 第25-26页 |
| 2.4 本章小结 | 第26-27页 |
| 第3章 DVB-T系统内码模块的软件仿真与性能分析 | 第27-40页 |
| 3.1 DVB-T系统软件仿真平台设计 | 第27-30页 |
| 3.1.1 软件仿真平台设计流程 | 第27-30页 |
| 3.1.2 软件仿真平台多参数设置 | 第30页 |
| 3.2 内码译码模块设计 | 第30-34页 |
| 3.2.1 Viterbi译码算法 | 第31-34页 |
| 3.2.2 Viterbi硬判决和软判决译码 | 第34页 |
| 3.3 DVB-T接收机内码解码算法分析与仿真 | 第34-39页 |
| 3.4 本章小结 | 第39-40页 |
| 第4章 DVB-T系统内码译码模块的FPGA实现与测试 | 第40-55页 |
| 4.1 FPGA设计流程及其平台 | 第40-42页 |
| 4.2 Viterbi译码器的FPGA实现 | 第42-53页 |
| 4.2.1 各模块的设计和实现 | 第42-45页 |
| 4.2.2 幸存路径信息管理译码模块三种实现方案的比较 | 第45-51页 |
| 4.2.3 幸存路径信息管理译码模块的实现 | 第51-53页 |
| 4.3 Viterbi译码器的测试验证 | 第53-54页 |
| 4.4 本章小结 | 第54-55页 |
| 第5章 结论与展望 | 第55-57页 |
| 5.1 本文工作总结 | 第55-56页 |
| 5.2 存在问题和未来工作展望 | 第56-57页 |
| 致谢 | 第57-58页 |
| 参考文献 | 第58-62页 |
| 攻读硕士学位期间发表的论文及参加的科研项目 | 第62页 |