0.18μm CMOS 6.25Gb/s模拟自适应均衡器的研究与设计
摘要 | 第4-5页 |
Abstract | 第5页 |
目录 | 第6-8页 |
第一章 绪论 | 第8-11页 |
1.1 课题的背景及研究意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 论文研究内容与结构安排 | 第10-11页 |
第二章 信道损耗与均衡技术 | 第11-24页 |
2.1 信道高频损耗 | 第11-14页 |
2.1.1 趋肤效应与介质损耗 | 第11-13页 |
2.1.2 信道高频损耗的影响 | 第13-14页 |
2.2 信道建模 | 第14-18页 |
2.2.1 伪随机信号的产生 | 第14-16页 |
2.2.2 背板信道建模 | 第16-17页 |
2.2.3 趋肤效应建模 | 第17-18页 |
2.3 均衡技术 | 第18-23页 |
2.3.1 均衡技术原理 | 第18-19页 |
2.3.2 数字自适应均衡器 | 第19-20页 |
2.3.3 模拟自适应均衡器 | 第20-21页 |
2.3.4 发送端均衡器 | 第21-22页 |
2.3.5 均衡技术比较 | 第22-23页 |
2.4 本章小结 | 第23-24页 |
第三章 均衡滤波器的设计 | 第24-41页 |
3.1 自适应均衡器的系统介绍 | 第24-25页 |
3.2 常用均衡滤波器结构 | 第25-32页 |
3.2.1 经典均衡滤波器结构 | 第25-27页 |
3.2.2 改进型均衡滤波器结构 | 第27-32页 |
3.3 改进型有源负反馈均衡滤波器的设计 | 第32-38页 |
3.3.1 有源负反馈技术 | 第32-34页 |
3.3.2 采用有源负反馈技术的均衡滤波器 | 第34-35页 |
3.3.3 改进型有源负反馈均衡滤波器的设计 | 第35-36页 |
3.3.4 可变电容的选择 | 第36-38页 |
3.4 改进型均衡滤波器仿真结果 | 第38-40页 |
3.5 本章小结 | 第40-41页 |
第四章 自适应控制回路设计 | 第41-66页 |
4.1 自适应控制结构 | 第41-46页 |
4.1.1 几种典型的自适应回路结构 | 第41-46页 |
4.1.2 本文的自适应回路结构 | 第46页 |
4.2 截割电路的设计 | 第46-47页 |
4.3 自适应回路主要模块的设计 | 第47-52页 |
4.3.1 高通滤波器的设计 | 第47-49页 |
4.3.2 整形电路的设计 | 第49-50页 |
4.3.3 误差放大器的设计 | 第50-51页 |
4.3.4 自适应回路开环仿真 | 第51-52页 |
4.4 输出缓冲器的设计 | 第52-54页 |
4.4.1 输出缓冲器的结构 | 第52-54页 |
4.4.2 输出缓冲在均衡器中的位置 | 第54页 |
4.5 均衡器系统前仿真 | 第54-65页 |
4.5.1 对不同信道的仿真结果 | 第55-63页 |
4.5.2 对不同数据速率的均衡结果 | 第63-65页 |
4.6 本章小结 | 第65-66页 |
第五章 版图设计与后仿真 | 第66-81页 |
5.1 版图设计的基本流程 | 第66-67页 |
5.2 均衡器版图设计 | 第67-69页 |
5.2.1 各模块版图设计 | 第67-68页 |
5.2.2 整体版图设计 | 第68-69页 |
5.3 均衡器系统后仿真 | 第69-80页 |
5.3.1 对不同信道的仿真结果 | 第69-77页 |
5.3.2 对不同数据速率的均衡结果 | 第77-79页 |
5.3.3 前后仿真结果对比 | 第79-80页 |
5.4 本章小结 | 第80-81页 |
第六章 总结与展望 | 第81-83页 |
6.1 全文总结 | 第81页 |
6.2 工作展望 | 第81-83页 |
参考文献 | 第83-86页 |
附录 1 攻读硕士学位期间撰写的论文 | 第86-87页 |
附录 2 攻读硕士学位期间申请的专利 | 第87-88页 |
附录 3 攻读硕士学位期间参加的科研项目 | 第88-89页 |
致谢 | 第89页 |