多频实时跳频雷达信号发生器的设计与实现
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第10-14页 |
1.1 课题来源 | 第10页 |
1.2 研究的目的和意义 | 第10-11页 |
1.3 国内外研究现状 | 第11-13页 |
1.3.1 高频雷达的研究现状 | 第11-12页 |
1.3.2 信号发生器的研究现状 | 第12-13页 |
1.4 课题主要研究任务和章节安排 | 第13-14页 |
第2章 系统需求分析和方案设计 | 第14-31页 |
2.1 系统需求分析 | 第14页 |
2.2 系统理论分析 | 第14-16页 |
2.2.1 DDS原理介绍 | 第14-15页 |
2.2.2 数字正交上变频原理介绍 | 第15-16页 |
2.3 系统方案设计 | 第16-30页 |
2.3.1 接口模块 | 第17-18页 |
2.3.2 多路管理模块 | 第18-22页 |
2.3.3 多路信号产生模块 | 第22-30页 |
2.4 本章小结 | 第30-31页 |
第3章 系统硬件设计 | 第31-48页 |
3.1 电源模块电路设计 | 第31-34页 |
3.2 时钟及复位模块电路设计 | 第34-36页 |
3.2.1 DUC时钟 | 第34-35页 |
3.2.2 FPGA时钟 | 第35页 |
3.2.3 DSP时钟 | 第35-36页 |
3.2.4 复位电路 | 第36页 |
3.3 DSP模块电路设计 | 第36-40页 |
3.3.1 DSP与FPGA外部接口电路设计 | 第36-38页 |
3.3.2 SDRAM接口设计 | 第38-39页 |
3.3.3 FLASH接口电路设计 | 第39-40页 |
3.4 FPGA模块电路设计 | 第40-41页 |
3.5 DUC模块电路设计 | 第41-43页 |
3.6 USB模块设计 | 第43-44页 |
3.7 PCB的设计与制作 | 第44-47页 |
3.7.1 封装绘制 | 第44页 |
3.7.2 PCB分层 | 第44页 |
3.7.3 布局 | 第44-45页 |
3.7.4 布线 | 第45页 |
3.7.5 内电层设计 | 第45-47页 |
3.8 本章小结 | 第47-48页 |
第4章 系统硬件调试 | 第48-59页 |
4.1 电源模块调试 | 第48-49页 |
4.2 FPGA及其周边芯片调试 | 第49-50页 |
4.2.1 JTAG下载链路调试 | 第49页 |
4.2.2 XC4VLX25 芯片调试 | 第49-50页 |
4.3 DSP及其周边芯片调试 | 第50-51页 |
4.3.1 DSP JTAG调试 | 第50-51页 |
4.3.2 SDRAM调试 | 第51页 |
4.4 AD9957 调试 | 第51-53页 |
4.5 USB模块调试 | 第53-55页 |
4.6 DSP与FPGA通信接口调试 | 第55-57页 |
4.7 本章小结 | 第57-59页 |
第5章 系统软件设计与指标测试 | 第59-91页 |
5.1 DSP软件设计 | 第59-65页 |
5.1.1 DSP软件开发环境介绍 | 第59-60页 |
5.1.2 DSP软件总体流图 | 第60-61页 |
5.1.3 锁相环初始化 | 第61页 |
5.1.4 基带数据产生 | 第61-65页 |
5.2 FPGA软件设计 | 第65-77页 |
5.2.1 FPGA软件设计开发环境与调试工具 | 第65-66页 |
5.2.2 FPGA内部功能模块总体介绍 | 第66-67页 |
5.2.3 基带信号处理模块 | 第67-72页 |
5.2.4 同步跳频脉冲发生模块 | 第72-76页 |
5.2.5 USB控制模块 | 第76-77页 |
5.3 USB固件设计 | 第77-79页 |
5.3.1 USB固件软件开发环境 | 第77-78页 |
5.3.2 USB固件程序设计 | 第78-79页 |
5.4 整体调试与指标测试 | 第79-90页 |
5.4.1 单频连续波与脉冲调制波测试 | 第79-85页 |
5.4.2 线性调频连续波测试 | 第85-86页 |
5.4.3 跳频测试 | 第86-90页 |
5.5 本章小结 | 第90-91页 |
结论 | 第91-92页 |
参考文献 | 第92-96页 |
攻读硕士学位期间发表的论文及其它成果 | 第96-98页 |
致谢 | 第98页 |