光纤传感器综合平台硬件设计
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 引言 | 第8-10页 |
1.1 研究背景 | 第8-9页 |
1.2 主要工作与论文结构 | 第9-10页 |
第二章 光纤传感原理与系统设计 | 第10-16页 |
2.1 分布式光纤传感基本原理 | 第10-14页 |
2.1.1 瑞利散射型OTDR | 第10-12页 |
2.1.2 拉曼散射型OTDR | 第12-13页 |
2.1.3 布里渊散射型OTDR | 第13-14页 |
2.2 系统设计 | 第14-16页 |
第三章 硬件设计 | 第16-50页 |
3.1 电源与复位电路 | 第16-20页 |
3.1.1 线性电源与开关电源的基本原理 | 第16-17页 |
3.1.2 系统电源与复位电路设计 | 第17-20页 |
3.2 信号调理与模数转换电路 | 第20-26页 |
3.2.1 信号调理电路 | 第20-22页 |
3.2.2 模数转换电路 | 第22-26页 |
3.3 FPGA电路设计 | 第26-30页 |
3.3.1 Cyclone Ⅲ FPGA特点 | 第27-28页 |
3.3.2 FPGA外围电路设计 | 第28-30页 |
3.4 DDRⅡ接口 | 第30-36页 |
3.4.1 DDR Ⅱ SDRAM | 第31-32页 |
3.4.2 FPGA DDR Ⅱ管脚配置 | 第32-34页 |
3.4.3 DDR Ⅱ PCB设计 | 第34-36页 |
3.5 CPU子系统 | 第36-50页 |
3.5.1 UPP接口 | 第36页 |
3.5.2 存储器 | 第36-40页 |
3.5.3 以太网口 | 第40-42页 |
3.5.4 LCD触摸屏 | 第42-45页 |
3.5.5 USB,串口与ⅡC | 第45-46页 |
3.5.6 CPU时钟与RTC电源 | 第46-50页 |
第四章 FPGA开发与逻辑设计 | 第50-66页 |
4.1 FPGA开发流程 | 第50-51页 |
4.2 FPGA中央控制逻辑 | 第51-54页 |
4.3 格雷码 | 第54-56页 |
4.4 ADC接口 | 第56-57页 |
4.5 DDR Ⅱ控制器 | 第57-63页 |
4.5.1 DDR Ⅱ读写控制 | 第58-60页 |
4.5.2 DDR Ⅱ控制器逻辑实现 | 第60-63页 |
4.6 UPP接口 | 第63-66页 |
第五章 系统测试 | 第66-76页 |
5.1 功能测试 | 第66-70页 |
5.1.1 CPU DDR Ⅱ读写功能测试 | 第66-67页 |
5.1.2 NAND FLASH功能测试 | 第67-69页 |
5.1.3 MII接口功能测试 | 第69页 |
5.1.4 串口功能测试 | 第69-70页 |
5.1.5 SATA接口功能测试 | 第70页 |
5.2 板级硬件测试 | 第70-76页 |
5.2.1 电源测试 | 第70-73页 |
5.2.2 DDR Ⅱ时序测试 | 第73-74页 |
5.2.3 UPP接口时序测试 | 第74-76页 |
第六章 总结与展望 | 第76-78页 |
参考文献 | 第78-80页 |
作者攻读学位期间发表的学术论文目录 | 第80页 |