基于FPGA的实时视频处理系统设计
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第1章 绪论 | 第9-11页 |
| ·研究国内外现状 | 第9页 |
| ·研究现状和意义 | 第9-10页 |
| ·论文结构和主要内容 | 第10-11页 |
| 第2章 设计开发环境介绍 | 第11-21页 |
| ·FPGA相关介绍 | 第11-17页 |
| ·可编程逻辑器件 | 第11页 |
| ·FPGA概述 | 第11-14页 |
| ·QuartusII软件开发环境 | 第14-17页 |
| ·Verilog HDL介绍 | 第17-18页 |
| ·Verilog HDL简介 | 第17页 |
| ·主要能力 | 第17-18页 |
| ·摄像头介绍 | 第18-21页 |
| 第3章 系统设计 | 第21-43页 |
| ·系统总体设计 | 第21-22页 |
| ·系统总体方案概述 | 第21页 |
| ·设计模块划分 | 第21-22页 |
| ·视频采集模块设计 | 第22-32页 |
| ·OV7725 Sensor介绍 | 第22-24页 |
| ·I2C总线协议 | 第24-28页 |
| ·OV7725 寄存器介绍及配置 | 第28-29页 |
| ·OV7725 的数据输出时序分析 | 第29-32页 |
| ·视频存储模块设计 | 第32-39页 |
| ·SDRAM简介 | 第32-33页 |
| ·SDRAM控制器模块设计 | 第33-37页 |
| ·数据缓冲模块设计 | 第37-38页 |
| ·SDRAM的RTL图 | 第38-39页 |
| ·视频显示模块设计 | 第39-42页 |
| ·VGA相关介绍 | 第39页 |
| ·时序解析 | 第39-41页 |
| ·VGA硬件接口电路 | 第41-42页 |
| ·系统RTL图 | 第42-43页 |
| 第4章 视频处理模块设计 | 第43-49页 |
| ·图像增强简介 | 第43页 |
| ·直方图均衡化的MATLAB实现 | 第43-46页 |
| ·直方图均衡化的FPGA实现 | 第46-49页 |
| 第5章 总结 | 第49-50页 |
| 参考文献 | 第50-53页 |
| 致谢 | 第53页 |