基于FPGA和DSP的图像压缩系统实现方法研究
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第一章 绪论 | 第10-15页 |
| ·研究背景及意义 | 第10页 |
| ·国内外研究现状 | 第10-12页 |
| ·JPEG2000 实现图像压缩方法比较 | 第12-13页 |
| ·本课题研究内容 | 第13-15页 |
| 第二章 JPEG2000 编码标准简介 | 第15-22页 |
| ·JPEG2000 基本系统 | 第15-16页 |
| ·源图像的预处理 | 第16-17页 |
| ·离散小波变换(DWT) | 第17-19页 |
| ·量化 | 第19-20页 |
| ·熵编码 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 图像压缩系统硬件电路设计 | 第22-50页 |
| ·系统总体方案设计 | 第22页 |
| ·图像输入模块 | 第22-29页 |
| ·模拟视频采集电路设计 | 第22-26页 |
| ·BT.656 视频接口协议 | 第23-25页 |
| ·TVP5150 外围电路设计 | 第25-26页 |
| ·数字视频接口电路设计 | 第26-29页 |
| ·Camera Link 接口标准介绍 | 第27页 |
| ·Camera Link 接口电路硬件设计 | 第27-29页 |
| ·FPGA 控制模块设计 | 第29-32页 |
| ·FPGA 配置电路设计 | 第30-31页 |
| ·FPGA 与 DSP 数据接口设计 | 第31-32页 |
| ·DSP 压缩模块设计 | 第32-41页 |
| ·电源设计 | 第34页 |
| ·时钟和晶振电路设计 | 第34-35页 |
| ·图像帧缓存设计 | 第35-39页 |
| ·乒乓缓存电路设计 | 第36-37页 |
| ·EMIF 与 SDRAM 接口电路设计 | 第37-38页 |
| ·SDRAM 操作命令 | 第38-39页 |
| ·引导模式设计 | 第39-41页 |
| ·PCI 接口模块设计 | 第41-47页 |
| ·PCI 总线概述 | 第42-43页 |
| ·PCI9054 接口芯片特性 | 第43-44页 |
| ·PCI 总线接口电路设计 | 第44-46页 |
| ·PCI9054 配置电路设计 | 第46-47页 |
| ·电源设计 | 第47-49页 |
| ·本章小结 | 第49-50页 |
| 第四章 图像压缩系统软件设计 | 第50-65页 |
| ·FPGA 逻辑时序设计 | 第50-59页 |
| ·I2C 总线控制模块 | 第50-53页 |
| ·I2C 总线原理 | 第51页 |
| ·TVP5150 配置时序 | 第51-53页 |
| ·视频解码时序控制 | 第53-56页 |
| ·Camera Link 接口时序设计 | 第56-57页 |
| ·PCI 接口逻辑设计 | 第57-59页 |
| ·DSP 编码模块设计 | 第59-64页 |
| ·SDRAM 乒乓缓存设计 | 第60-62页 |
| ·数据编码模块设计 | 第62-64页 |
| ·本章小结 | 第64-65页 |
| 第五章 系统调试及结果分析 | 第65-68页 |
| ·图像采集部分调试 | 第65页 |
| ·PCI 接口部分调试 | 第65-66页 |
| ·图像编码模块调试 | 第66页 |
| ·实验结果及分析 | 第66-68页 |
| 总结与展望 | 第68-69页 |
| 附录 | 第69-71页 |
| 参考文献 | 第71-75页 |
| 攻读硕士学位期间发表的论文及所取得的研究成果 | 第75-76页 |
| 致谢 | 第76-77页 |