基于多核处理器的雷达信号实时处理系统研究
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·本文研究背景 | 第7页 |
·国内外研究现状 | 第7-8页 |
·本文研究内容及安排 | 第8-11页 |
第二章 高速串口体系研究 | 第11-23页 |
·SRIO 接口 | 第11-17页 |
·SRIO 协议层 | 第12-13页 |
·SRIO 包 | 第13页 |
·控制符号 | 第13-14页 |
·包传输操作方式 | 第14-15页 |
·初始化研究 | 第15-17页 |
·PCIE 接口 | 第17-21页 |
·PCIE 协议分析 | 第17-19页 |
·PCIE 驱动研究 | 第19-21页 |
·接口联调分析 | 第21-22页 |
·本章小结 | 第22-23页 |
第三章 系统模块分类研究 | 第23-43页 |
·增强型直接存储器存取 | 第23-31页 |
·EDMA 传输机制 | 第23-28页 |
·EDMA 配置 | 第28-29页 |
·EDMA 传输速率测试 | 第29-31页 |
·中断 | 第31-34页 |
·中断系统解析 | 第31-34页 |
·中断映射实例 | 第34页 |
·硬件信号量 | 第34-36页 |
·核间通信寄存器组 | 第36-38页 |
·CACHE 一致性 | 第38-40页 |
·存储系统 | 第40-42页 |
·本章小结 | 第42-43页 |
第四章 机载雷达算法优化设计 | 第43-59页 |
·算法简介 | 第43-46页 |
·DBS 算法 | 第43-44页 |
·单脉冲前视成像算法 | 第44页 |
·工程实现流程 | 第44-46页 |
·多核编程 | 第46-51页 |
·模块结构设计 | 第46-48页 |
·数据传输设计 | 第48-50页 |
·多核同步设计 | 第50-51页 |
·多核优化 | 第51-55页 |
·数据运算的优化设计 | 第51-54页 |
·数据传输的优化设计 | 第54-55页 |
·程序融合设计 | 第55-56页 |
·算法实测结果 | 第56-58页 |
·本章小结 | 第58-59页 |
结束语 | 第59-61页 |
致谢 | 第61-63页 |
参考文献 | 第63-65页 |
作者在读期间的研究成果 | 第65-66页 |