| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第1章 绪论 | 第8-14页 |
| ·研究背景和意义 | 第8-9页 |
| ·国内外研究现状 | 第9-11页 |
| ·论文的主要研究内容 | 第11页 |
| ·论文的组织结构 | 第11-14页 |
| 第2章 物联网和嵌入式 IPv6 相关技术 | 第14-24页 |
| ·物联网技术 | 第14-15页 |
| ·IPv6 协议栈核心协议介绍 | 第15-20页 |
| ·IPv6 协议 | 第15-18页 |
| ·ICMPv6 协议 | 第18-19页 |
| ·邻居发现协议 | 第19-20页 |
| ·基于 FPGA 的 IP 核设计技术 | 第20-23页 |
| ·FPGA 技术 | 第20-22页 |
| ·IP 核设计技术 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 第3章 uIPv6 协议栈 IP 核的总体设计 | 第24-44页 |
| ·uIPv6 协议栈的总体设计 | 第24-34页 |
| ·uIPv6 协议栈的轻量化设计 | 第24-27页 |
| ·uIPv6 协议栈 IP 核的的总体设计 | 第27-34页 |
| ·uIPv6 IP 核接口设计 | 第34-38页 |
| ·总线的定义及规范 | 第34-35页 |
| ·uIPv6 IP 核接口设计 | 第35-38页 |
| ·跨时钟域信号处理设计 | 第38-40页 |
| ·复位设计 | 第40-42页 |
| ·本章小结 | 第42-44页 |
| 第4章 uIPv6 协议栈 IP 核核心模块的设计与实现 | 第44-60页 |
| ·开发平台 | 第44-48页 |
| ·硬件开发板 | 第44-45页 |
| ·基于 FPGA 的 IP 核开发流程 | 第45-48页 |
| ·以太网芯片驱动模块设计与实现实现 | 第48-51页 |
| ·以太网接口层模块的设计实现 | 第51-53页 |
| ·IP 层数据处理模块的设计与实现 | 第53-55页 |
| ·邻居发现协议模块的设计与实现 | 第55-57页 |
| ·传输层协议模块的设计与实现 | 第57-58页 |
| ·本章小结 | 第58-60页 |
| 第5章 uIPv6 协议栈 IP 核的综合、测试和应用 | 第60-70页 |
| ·uIPv6 协议栈 IP 核的综合 | 第60-62页 |
| ·uIPv6 协议栈 IP 核测试环境 | 第62-63页 |
| ·uIPv6 协议栈 IP 核连通性测试和传输层协议测试 | 第63-65页 |
| ·Ping 测试和结果 | 第63-64页 |
| ·数据处理速度测试 | 第64-65页 |
| ·100M 网络净负荷测速 | 第65页 |
| ·uIPv6 协议栈 IP 核在智能电网中的应用 | 第65-68页 |
| ·本章小结 | 第68-70页 |
| 结论 | 第70-72页 |
| 参考文献 | 第72-76页 |
| 攻读硕士学位期间发表的学术论文 | 第76-78页 |
| 致谢 | 第78页 |